allegro pcb designer怎么看元件详细信息

如何在Allegro Layout中显示元件Value值_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
如何在Allegro Layout中显示元件Value值
&&如何在Allegro Layout中显示元件Value值
阅读已结束,下载文档到电脑
想免费下载本文?
定制HR最喜欢的简历
你可能喜欢Allegro 16.6 3D PCB设计详解教程-无双信息 - 深圳市无双信息技术有限公司
近年以来Cadence公司在不断的加强 PCB Editor三维的显示能力,可以帮助PCB工程师更直观进行PCB设计。
一、&&& 准备工作
1、 软件版本要求
本操作是针对Allegro 16.62 (SHF2)及以上版本软件。
2、 3D模型来源
可预先到专业的3d Step 模型下载网站上下载相应的3d模型。
如:/。搜索你想要的器件3D模型,此处还是以0603为例。
选择需要的模型下载,下载格式选择.step格式的
二、&&& 设置及显示
1、 首先要对使用环境进行设置
1)& env文件设置。路径在:Cadence\SPB_16.6\share\pcb\text\env,打开,查看是否有设置set step_unsupported_prototype 1,如果没有,就在文件中加上。
2)& Step模型路径设置。如下图示:
1、 设置PCB中的元器件与3D模型匹配
1)进入匹配界面。如下图示:
1)匹配设置。
分别在上图示位置选择需要显示3d效果的器件进行匹配,对各参数进行设置以达到理想效果。设置好后
点击Save进行保存。然后可点击Report进行查看匹配结果。如下图示:
1、显示设置。
1)显示之前必须把相应的层打开。
PACKAGE GEOMETRY/PLACE_BOUND_TOP
PACKAGE GEOMETRY/PLACE_BOUND_BOTTOM
MANUFACTURING/STEP3D_ASSEMBLY_ENCLOSURE
2)设置3d显示查看效果。
Allegro 16.6 3D PCB设计详解教程-无双信息技术文章|||||||||||||君,已阅读到文档的结尾了呢~~
allegro pcb后处理
扫扫二维码,随身浏览文档
手机或平板扫扫即可继续访问
allegro pcb后处理
举报该文档为侵权文档。
举报该文档含有违规或不良信息。
反馈该文档无法正常浏览。
举报该文档为重复文档。
推荐理由:
将文档分享至:
分享完整地址
文档地址:
粘贴到BBS或博客
flash地址:
支持嵌入FLASH地址的网站使用
html代码:
&embed src='/DocinViewer--144.swf' width='100%' height='600' type=application/x-shockwave-flash ALLOWFULLSCREEN='true' ALLOWSCRIPTACCESS='always'&&/embed&
450px*300px480px*400px650px*490px
支持嵌入HTML代码的网站使用
您的内容已经提交成功
您所提交的内容需要审核后才能发布,请您等待!
3秒自动关闭窗口allegro中添加器件高度信息(转) - kgeneral的专栏 - 52RD博客_
kgeneral的专栏
allegro中添加器件高度信息(转)(&17:06)
如何在Allegro中对器件高度设定规则? 在有的设计中,需要设定PCB板上所贴器件的高度规则。比如,超过一定高度,会对该产品在今后的装配带来不便或麻烦。所以,如果我们在项目设计之前就知道类似的一些相关尺寸规定,就可以在设置规则的时候增加一些约束条件。 首先,在制作器件封装的时候,就需要给每个器件定义它的高度:package height。 具体操作是:打开.dra文件,点击Setup―Areas―Package Height,点击器件的Place Bound Top,在Options里面会看到设定器件高度的图示。在相应的位置填入器件的min、max的值,就可以把这些信息记录在该器件的封装里了。 接下来,在.brd里面设置相关规则。 具体操作是:在需要设定相关规则的区域添加一层Route Keepout层,或者Place Bound Top层。然后,同样的按照上面的操作,点击Setup―Areas―Package Height,在Options里面按照示意图,设定相关的规则就行了。 需要注意的是: (1) 首先应该确保所有器件的.dra文件里面都包含了器件高度的设定,否则默认状态下,在placement的时候每个器件都会产生DRC的。如果不知道器件的高度,又不希望那些规则作用在这个器件上,那么可以把最大值设置为0,就可以避免出现不希望看到的DRC。 (2) 如果是采用在Place Bound Top层设定该规则,那么,DRC会产生在相应的Top或者Bottom层;而如果是采用在Route Keepout层设定该规则,那么,DRC会产生在DRC这一列下方的Place Top或者Place Bottom。 (3) 在用不同的层设定该规则的时候示意图的尺寸指示是有所区别的,在设定规则的时候需要注意规则的正确性。 (4) 这种关于器件高度的规则设定是不能够在Setup--Constraints里面通过添加一个Area再在Area里面设定规则来实现的。~
评 论还没有网友评论,欢迎您第一个评论!
博客名称:沙滩
日志总数:51
评论数量:71
访问次数:118326
建立时间: 13:20
kpanda:(4-21)
52RD网友:(1-25)
52RD网友:(4-14)
52RD网友:(3-24)
52RD网友:(3-21)
tony_bian:(3-21)
jinjiong:(3-16)

我要回帖

更多关于 allegro pcb designer 的文章

 

随机推荐