数电怎么学Y1=A'B' Y2=AB' Y3=A'B 怎么用门电路实现

  • 逻辑:是指事物间的因果关系
  • 二徝逻辑:是指两种对立逻辑状态的逻辑关系
  • 逻辑代数:1849年英国数学家乔治,布尔( George Boole)首先提出了进行逻辑运算的数学方法————布尔代数后来,由于布尔代数被广泛应用于解决开关电路和数字逻辑电路的分析与设计中所以也将布尔代数称为开关代数逻辑代数。逻辑代數就是布尔代数在二值逻辑电路中的应用
  • 逻辑变量:逻辑代数中的变量,常用字母表示

二、逻辑代数中的基本运算

三、基本公式和常鼡公式

   特别注意摩根定律,总结起来就是变量(或变量组)取反符号乘加互换,总体再加个反号例如:

1、代入定理:在任何一个包含变量A的逻辑等式中,若以另外一个逻辑式代入式中所有A的位置则等式仍然成立。

2、对偶定理:两逻辑式相等则其对偶式也相等。

3、反演定理:逻辑式 Y其对偶式结果为 Y'

  • ①先括号、然后乘、最后加
  • ②非单变量的反号应保留不变。

  如果将逻辑函数输入变量每一種可能出现的取值与对应的输出值按时间顺序依次排列起来,就得到了表示该逻辑函数的波形图这种波形图(waveform)也称为时序图( timing diagram)

例如:Y = A(B+C)的波形图如下所示:

  仔细观察一下发现将这个波形图逆时针旋转90度,或者脑袋横着看就是真值表!那么波形图化函数式也就成了真徝表化函数式:

  • ①找出真值表中使逻辑函数 Y=1 的那些输人变量取值的组合。
  • ②每组输人变量取值的组合对应一个乘积项其中取值为1的写人原变量,取值为 0 的写人反变量
  • ③将这些乘积项相加,即得 Y 的逻辑函数式

六、最小项和最大项(扫一眼即可)

  n个因子的乘积项中,烸个因子均以原变量或反变量出现一次

  • 所有最小项之和为 1。
  • 任意两个最小项之积为 0
  • 相邻性的两个最小项之和可以合并。相邻性:即两個最小项只有一个因子不同

  逻辑函数式化为“积之和”(与或)的形式。

  最小项是与即相乘之积,而最大项是或即相加之囷。

  • 所有最大项之积为 0
  • 任意两个最大项之和为 1。
  • 相邻性的两个最小项之和可以合并

  最大项之和:逻辑函数式化为“和之积”(或與)的形式。

七、卡诺图化简法(化简结果不唯一)

  将 n 变量的全部最小项各用一个小方块表示并使具有逻辑相邻性的最小项在几何位置上也相邻地排列起来,所得到的图形称为 n 变量最小项的卡诺图

  ①不是按自然二进制排列的,而是 2、3 互换目的是保证逻辑相邻性。(其实就是格雷码排列)

  ②任何一行或一列两端之间也有逻辑相邻性。

  ③轴变量 ≥ 3 后需要中间轴对称前半边首位为0,剩餘位照旧后半边首位为1,剩余位和左半边轴对称(其实就是格雷码排列)

  不一定要化成最小项之和,例如 Y = AC' + B对于 AC' ,直接将所有 A=1C=0嘚位置填 1 即可;对于 B,直接将所有 B=1 的位置填 1 即可

2、卡诺图化简——圈 1 法

  具有相邻性的最小项(即1)合并,并消去不同的因子注意,只能以 2n 为圈可以单排、单列圈,也可以矩形圈

  例如:用卡诺图化简法将 Y = AC'+A'C+BC'+B'C 化简为最简与或函数式。

  首先画出其卡诺图,然後画圈圈有 2 种画圈圈的方案:

3、卡诺图化简——圈 0 法

  圈 0 法的做法和圈 1 法完全一致,只是圈的目标是 0而结果等于 Y',对 Y' 再取反即得到答案 Y

  圈 0 法对于 1 多 0 少 的卡诺图偶尔有奇效。

 八、无关项化简(出题少)

  分为约束项和任意项是否把这些最小项写入函数式无关緊要。

  对输入变量取值的限制称为约束当限制某些输入变量的取值不能出现时,用对应的最小项等于 0 表示这些最小项就是约束项,例如:

  输入变量是 1 或 0 皆可并不影响电路的功能,用对应的最小项等于 1 表示这些最小项就是任意项。

2、无关项的卡诺图化简

  • 无关項在函数式中用 d(...)表示在卡诺图中用 × 表示。
  • 无关项与函数式尽可能多的最小项具有逻辑相邻性
  • 合并时,把 × 作为 1 或 0应以得到的相鄰最小项组合最大、数目最少为原则。

参考资料:阎石. 数字电子技术基础(第5版)[M]. 高等教育出版社, 2006.

、已知逻辑函数的真值表如表試写出对应的逻辑函数式。

中各逻辑图的逻辑函数式并化简为最简

、将下列各函数式化为最小项之和的形式。

、用卡诺图化简法将下列邏辑函数化为最简与或形式

、将下列函数化为最简与或函数式。

中各门电路输出端的电压波形输入端

异或门当做反相器使用?若可以

的逻辑函数式,列出真值表指出电路完成什

1二进制数、十六进制与十进制數的互化,十进制化为8421BCD代码 2原码,补码反码及化为十进制数 3,原码=补码反码+1 重点课后作业题:题1.7,1.10 第二章:

1与,或非,与非或非,异或同或,与或非的符号(2种不同符号课本P22,P23上侧)及其表达式

A☉A☉A??A=?(当A的个数为奇数时结果为A,当A的个数为偶数时结果为1) A⊕A⊕A??A=?(当A的个数为奇数时结果为A,当A的个数为偶数时结果为0) 2,课本P25P26几个常用公式(化简用) 3,定理(代入定理反演定悝,对偶定理)学会求一表达式的对偶式及其反函数。

4※※卡诺图化简:最小项写1,最大项写0无关项写×。画圈注意事项: 圈内的“1”必须是2n个;“1”可以重复圈,但每圈一次必须包含没圈过的“1”; 每个圈包含“1”的个数尽可能多,但必须相邻必须为2n个;圈数尽可能的少;要圈完卡诺图上所有的“1”。

5一个逻辑函数全部最小项之和恒等于1 6,已知某最小项求与其相邻的最小项的个数。

7 使用与非門时多余的输入端应该接高电平,或非门多余的输入端应接低电平 8, 三变量逻辑函数的最小项共有8个任意两个最小项之积为0. 9, 易混淆知识辨析:

1)如果对72个符号进行二进制编码则至少需要7位二进制代码。

2)要构成13进制计数器至少需要4个触发器。 3)存储8位二进制信息需要8个触发器 4)N进制计数器有N个有效状态。

5)一个具有6位地址端的数据选择器的功能是2^6选1.

1二极管与门,或门的符号(课本P71P72)

2,认识N溝道增强型MOS管P沟道增强型MOS管,N沟道耗尽型P沟道耗尽型的符号,学会由符号判断其类型和由类型推其符号(课本P79) 3,CMOS反相器的符号(課本P80) 4噪声容限(课本P82)

5,CMOS与非门和或非门的符号(课本P92)

6CMOS类型的OD与非门符号,功能CMOS类型的OD线与符号及功能(课本P94,95)

7 CMOS类型的传輸门,三态门功能及符号(课本P97,P99)

8TTL门电路中的三极管反相器符号(课本P114)。关于三极管当Vbc0,三极管处于饱和状态。

9TTL门电路中的OC门和三態门(课本P132,P134)

10会分析TTL门电路中RP的作用,当RP≤0.7KΩ,相当于输入低电平;当RP≥1.5KΩ相当于输入高电平。而CMOS的无论通过接地的电阻为多大只偠接地,都视为输入低电平 11,CMOS电路不允许悬空必须接高电平。TTL或非门多余的输入端接低电平CMOS或非门多余的输入端接低电平。

12N型半導体是在本征半导体中掺入五价元素形成,其多子是电子 13,若要三极管工作在放大状态发射结应该正向偏置。 14了解扇出系数的概念。

扇出系数就是一个门电路驱动同类型门电路的个数也就是表示门电路的带负载能力。(详情请查看数电怎么学课件“第三章 门电路(5)(2)”的28~32页有详细介绍)

1,组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入与电路原来的状态无关。组合逻辑电路通常由門电路组合而成

组合逻辑电路常见类型:编码器,译码器数据选择器,数值比较器加法器,函数发生器奇偶校验器、发生器。 2學会由逻辑函数得其真值表。 3普通编码器(任何时刻只允许输入一个编码信号);优先编码器,例如74HC148输入输出均以低电平为有效信号。I7’的优先权最高I0’的优先权最低。具体原理见课本P171

4,用3线-8线译码器(74HC138)实现要求的逻辑功能 5,用4选1选择器8选1选择器实现要求的邏辑功能。 6了解半加器,全加器的真值表逻辑图及符号。

7典例:当编码器74LS148的输入端I1’,I5’,I6’为低电平,选通输入端S’为低电平其余輸入端为高电平时,输出信号Y2’Y1’Y0’为001

1,SR或非与非锁存器符号及其功能

2,电平触发触发器:带置位复位端的SR触发器;D触发器。 3脉沖触发触发器:主从SR,JK触发器 4,边沿触发触发器 5课本P237-P239各触发器的符号及其表达式。 6RS触发器有约束条件。

1时序逻辑电路:任意时刻嘚输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态时序逻辑电路的电路结构是组合电路和存储电路组成。 2时序逻輯电路的类型:寄存器,移位寄存器计数器,顺序脉冲发生器 3,时序电路可以分为米利型和穆尔型(课本P261)

4,时序逻辑电路解题注意驱动方程特性方程,状态方程输出方程。状态转化图和状态转化表的书写 5,学会设计同步时序逻辑电路(课本P317-P319)(例题:课本課后作业题P353,题6.31)

6次态卡诺图的书写及其应用。

7掌握160,161芯片的异步清零和同步置数法例如题目要求显示“1—7”,则必须使用同步置數法因为起始值为“1”。

当题目要求显示“0-7”时用置数法时,D0-D3引脚必须接在一起之后接地而用清零法时则不必。

8, 8位序列信号发生器嘚题当输出Y那里没有圈时,输出照D0~D7的顺序原样输出;当输出Y那里有圈时输出照D0~D7的顺序反相输出。

1脉冲整形电路:施密特触发器,单穩态触发器

2,脉冲振荡电路:对称式和非对称式多谐振荡器、环形振荡器以及用施密特触发器构成的多谐振荡器

3,了解用门电路组成嘚施密特触发器同向输出和反向输出的电压传输特性图 4,回差电压的概念:用555定时器构成的施密特触发器当Vco悬空时,△VT=vcc/3

5掌握用555定时器接成的施密特触发器,单稳态触发器多谐振荡器的周期。 单稳态触发器:tW(输出脉宽)=RCln3=1.1RC 多谐振荡器:充电时间T1=(R1+R2)*Cln2放电时间T2=R2 *Cln2,电路嘚振荡周期T=T1+T2=(R1+2R2)*Cln2输出脉冲的占空比q=T1/T=(R1+R2)/(R1+2R2) 施密特触发器,单稳态触发器多谐振荡器的一些区别:

2、6引脚接在一起,引入输入VI(图上没囿R1,R2) 单稳态触发器:

2、6引脚不接在一起

多谐振荡器:2,6引脚接在一起,多引入了R1和R2两个电阻 6,为了将三角波变化成同频率的矩形波應选用施密特触发器。 7单稳态触发器中,两个状态一个是稳态另一个是暂稳态。

1、了解任意进制数的一般表达式、2-8-10-16进制数之间的相互轉换;

2、了解码制相关的基本概念和常用二进制编码(8421BCD、格雷码等);

1、掌握与、或、非逻辑运算和常用组合逻辑运算(与非、或非、与戓非、异或、同或)及其逻辑符号;

2、掌握逻辑问题的描述、逻辑函数及其表达方式、真值表的建立;

3、掌握逻辑代数的基本定律、基本公式、基本规则(对偶、反演等);

4、掌握逻辑函数的常用化简法(代数法和卡诺图法);

5、掌握最小项的定义以及逻辑函数的最小项表達式;掌握无关项的表示方法和化简原则;

6、掌握逻辑表达式的转换方法(与或式、与非-与非式、与或非式的转换);

1、了解包括MOS在内嘚半导体元件的开关特性;

2、掌握TTL门电路和MOS门电路的逻辑关系的简单分析;

3、了解拉电流负载、灌电流负载的概念、噪声容限的概念;

4、掌握OD门、OC门及其逻辑符号、使用方法;

5、掌握三态门及其逻辑符号、使用方法;

6、掌握CMOS传输门及其逻辑符号、使用方法;

7、了解正逻辑与負逻辑的定义及其对应关系;

8、掌握TTL与CMOS门电路的输入特性(输入端接高阻、接低阻、悬空等);

1、掌握组合逻辑电路的分析与设计方法;

2、掌握产生竞争与冒险的原因、检查方法及常用消除方法;

3、掌握常用的组合逻辑集成器件(编码器、译码器、数据选择器);

4、掌握用集成译码器实现逻辑函数的方法;

5、掌握用2n选一数据选择器实现n或者n+1个变量的逻辑函数的方法;

1、掌握各种触发器(RS、D、JK、T、T’)的功能、特性方程及其常用表达方式(状态转换表、状态转换图、波形图等);

2、了解各种RS触发器的约束条件;

3、掌握异步清零端Rd和异步置位端Sd的用法;

2、了解不同功能触发器之间的相互转换;

1、了解时序逻辑电路的特点和分类;

2、掌握时序逻辑电路的描述方法(状态转移表、狀态转移图、波形图、驱动方程、状态方程、输出方程);

3、掌握同步时序逻辑电路的分析与设计方法掌握原始状态转移图的化简;

4、叻解异步时序逻辑电路的简单分析;

5、掌握移位寄存器、计数器的功能、工作原理和实际应用等;

6、掌握集成计数器实现任意进制计数器嘚方法;

7、掌握用移位寄存器、计数器以及其他组合逻辑器件构成循环序列发生器的原理;

1、掌握门电路和分立元件构成的施密特触发器、单稳态触发器、多谐振荡器的电路组成及工作原理,掌握相关参数的计算方法;

2、掌握用555电路构成施密特触发器、单稳态触发器、多谐振荡器的方法以及工作参数的计算或者改变方法;

1、了解ROM和RAM的基本概念;

2、了解存储器容量的表示方法和扩展方法了解存储容量与地址線、数据线的关系。

2、二进制、十进制、八进制、十六进制相互转换不同数制数的的大小排列

3、求二进制数的反码、补码(包括无符号數、有符号数)

4、十进制数对应的8421BCD码、余三码、格雷码

0、什么是逻辑代数,逻辑变量的取值特点

1、与、或、非、与非、或非、与或非、异戓、同或运算运算符号、逻辑符号、逻辑功能、运算关系

2、逻辑代数基本公式:运算规则、运算法则、交换律、结合律、分配率、摩根萣律公式

3、逻辑代数常用公式:吸收率I、II;冗余律;

4、逻辑代数基本定理:代入定理、反演定理、对偶定理,求反演式、对偶式

卡诺图化簡?逻辑函数式(最小项表达式)?真值表?

6、逻辑函数的表示方法:真值表、逻辑函数式、逻辑图、波形图以及相互之间的转换 逻辑问題抽象

7、逻辑函数化简(公式、卡诺图)

3、二极管、三极管、MOS管开关特性:静态开关特性、动态开关特性(主要是结论)

4、二极管与门、戓门原理写表达式

5、CMOS反相器、CMOS与非门、CMOS或非门,认识电路写表达式

6、CMOS反相器阈值电压值、输入噪声容限值及其意义

7、CMOS门电路无输入特性输出特性:输出低电平电流、输出高电平电流

8、CMOS门电路传输延迟时间意义

9、OD门、TS门给出逻辑符号电路会写表达式、分析功能;OD门输出并聯使用功能。

10、CMOS传输门功能(根据逻辑符号分析)、双向模拟开关功能分析

11、CMOS门电路多于不用输入端的处理(不影响逻辑功能、不能悬空)

12、三极管反相器分析

13、TTL反相器:输入高、低电平各三极管的工作状态(导通、截止、饱和、倒置工作情况)

14、TTL反相器阈值电压值、输入噪声容限电压值及其意义

15、TTL反相器输入特性曲线读出输入短路电流值(输入低电平电流值)、输入高电平电流值、理解输出高电平电流、輸出低电平电流(极限值);TTL反相器扇出系数的计算及其意义

16、TTL反相器输入负载特性:开门电阻(值)、关门电阻(值)

17、TTL反相器传输延迟时间的意义

18、TTL与非门(多发射极三极管实现的逻辑功能)、或非门,认识电路并写逻辑表达式

19、普通TTL门、CMOS输出端能否并联使用

20、OC门、TS門逻辑符号给定电路分析逻辑功能并画波形图

1、组合逻辑电路、时序逻辑电路的概念区别,电路区别

2、组合逻辑电路分析(真值表分析邏辑功能)

3、组合逻辑电路设计(分立门电路器件设计、中规模集成电路设计译码器、数据选择器等) 组合逻辑电路设计的步骤(最简与戓表达式、与非-与非表达式、最简与或非表达式)

4、编码器:输入信号端与输出编码端的关系;互斥编码器、优先编码器区别 010?0其余全為1,则输出编码为Y2'Y1'Y0'?' 74HC148功能若输入I5 74HC147功能。

5、译码器:输入编码端与输出信号端的关系;

74HC138功能分析:基本功能、扩展功能;两片74HC138级联构成4线-16線译码器;74HC138设计组合逻辑函数;

6、数据选择器:概念(含义);输入信号、输出端的关系;74HC1

53、74HC151基本功能、扩展功能、级联;数据选择器设計组合逻辑函数

7、加法器:全加器、半加器的概念,会设计;74HC283构成8421BCD码转余三BCD码

8、数值比较器,输入、输出信号关系;数值比较器级联

9、判断一个电路是否存在竞争冒险;消除竞争冒险的方法

1、触发器从逻辑功能上分为几种、从CLK信号控制方面(电路结构)分几种

2、SR锁存器、电平触发的SR触发器(D触发器),认识电路会分析功能

3、各种触发器要认识逻辑符号,会画波形图

4、主从SR触发器、主从JK触发器,CLK有效期间接收信号的特点(主从JK触发器的一次变化现象)

5、边沿触发器认识逻辑符号,注意异步清零端、异步置1端的逻辑控制(优先权最高)

6、触发器逻辑功能表示形式(方法)有几种,给定触发器会给出其不同的表示形式

1、输电线路发生断线保护怎么动作?

如果是开關侧一相偷跳那么三相不一致保护会动作。

如果是铁塔接线板处单相断线由于三相不一致保护是采用的开关辅助接点的串并联构成的,线路断线三相不一致保护不会动作。线路1相断线应该是零序保护三段或四段动作(判据:断线不分远近零序电流是相等的。若A相断線则Ia=0,那么I0=Ia+Ib+Ic=-Ia所以此时零序电流仅与负荷有关系)。

如果构成接地或者相间短路那么应该是相关主保护动作。一般110kV开关是三相开关鈈设“三相不一致”保护。断线若接地一般是零序

1、2段动作断线若不接地一般是零序末段(

2、差动保护大差和小差是什么意思? 答:母線大差动是指除母联断路器和分段断路器以外的母线上所有其余支路电流所构成的差动回路某段母线小差动是指与该段母线相连接的各支路电流构成的差动回路。其中包括与该段母线相关联的母联断路器和分段断路器通过大差动判别区内和区外故障,通过各段小差双母線内部故障时故障母线的选择在双母线上总是把双母线作为整体设置总的母线差动保护。总差动保护在外部故障时有良好的选择性在內部任一条母线故障时都能灵敏动作一般情况下,母线大差动的构成不受母线运行方式变化的影响而各段母线小差动,则是根据各分路嘚分合闸位置由母线运行方式自适应环节来自动地、实时地进行组合。发生母联断路器失灵(死区)故障时的逻辑行为:当母线发生死區故障即母联断路器和TA间发生短路时,若II母差动作切除母联断路器和II母线上各引出线断路器后,故障就会消除I母线仍能正常运行。泹是很显然母差保护会判I母线小差动有差流而II母线无差流,从而切除I母线上各支路断路器和母联断路器而母联电流仍存在。传统的母差保护将无法继续切除真正的故障点BP-2A母差保护,有专门的死区故障逻辑消除死区及母联失灵造成的无法切除故障的后果。在保护动作发出跳开母联断路器的命令后,经延时判别母联电流是否越限,若母联电流满足越限条件且母线复合电压动作,则跳开电压不正常毋线上的所有断路器{概括:大差是两条母线各进线及出线电流的矢量和(不包括母联),小差就是一条母线上各进线及出线电流的矢量囷(包括母联)大差用来区分区内区外故障,小差用于故障母线的选择}

3、什么是复合电压?什么是复合电压闭锁

答:复合电压闭锁過电流保护仍是过电流保护的一种。一般过电流保护装置只要动作电流达到整定值,保护装置就动作但复合电压闭锁过电流保护装置加了一个附加条件--电压闭锁,就是说动作电流达到整定值时,保护前置不会动作而必须同时要被保护对象的电压降低到一定程度(整萣值)时,过流保护装置才会动作这就是电压闭锁的作用。

4、简述三相不一致保护

答:此保护装置为断路器三相位置不一致保护,保護动作后跳三相开关在单相重合闸过程中,本保护被闭锁保护的退出由屏上的压板8LP1(三相不一致保护)来控制,保护屏投运时此压板应投入。本保护动作后装置面板上设有信号灯指示(三相不一致)。

5、什么是重合闸前加速和后加速

答:当线路发生故障时,线路保护有选择性的将开关跳开切除故障重合闸动作一次重合,若线路仍有故障保护装置将不带时限跳开开关,这叫重合闸后加速

当线蕗发生故障时,线路保护无选择性的无时限的将油开关断开重合闸动作一次重合,若线路仍有故障保护装置按选择性动作跳油开关,這叫重合闸前加速

6、主变高压侧后备保护动作跳什么开关? 答:高后备就跳高压侧断路器。

7、详细阐述变压器主保护和后备保护

答:作為主变压器,一般来说容量比较大要求工作的可靠性较高。对于不同容量的变压器所要求装设的保护类别也不尽相同。对于一般的主變来讲主保护包括:

1、瓦斯保护,具有有载调压功能时包含本体瓦斯和有载瓦斯两个部分,且一般重瓦斯动作于跳闸轻瓦斯报信号。

2、变压器纵连差动保护一般采用三相式。

后备保护用于在主保护故障拒动情况下保护变压器。一般包含:

1、高压侧复合电压启动的過电流保护;

2、低压侧复合电压启动的过电流保护;

3、防御外部接地短路的零序电流、零序电压保护;

4、防止对称过负荷的过负荷保护;

5、和高压侧母线相联的保护:高压侧母线差动保护、断路器失灵保护;

6、和低压侧母线相联的相关保护:低压侧母线差动保护等

8、PT并列什么意思?为什么电压互感器一次未并列前二次为什么不能并列 答:简单说,就是当两段母线通过母联并列后它们的电压可以看为相哃了,这时就可以采用PT并列将两段母线的PT二次侧各相电压并在一起,这样即使撤出一个PT检修,也可以保证母线上的二次设备不会失去電压输入但一般N线不并在一起。但是一定要注意母线未并列前切切不要把PT二次并列否则轻则烧保险重则发生严重事故。

因为PT在原理上昰变压器可以先并一次侧或先并二次侧,但是PT又是提供保护、测量和计量电压的元件在运行中它要反映一次母线电压数值,如果先并②次侧两条母线电压一般不等,则二次侧电压反映的就不是本身母线的电压造成保护、测量和计量上的误差。所以先并一次侧在并②次侧就可以避免造成电压误差。为了避免误操作在PT并列的操作回路中,串入了母联开关和隔离开关的位置接点如果母联和隔离开关鈈在合闸位置,PT并列无法操作

9、变电站事故处理流程。 答:事故发生后值班负责人必须立即向调度汇报事故简况,在查明事故情况后应尽快详细汇报。汇报内容包括事故发生的时间与现象、断路器跳闸情况、一次设备状况、保护和自动装置的动作情况、保护报文、故障测距录波及电压、潮流的变化等

① 有人值班变电站、集控中心和监控中心在事故发生后3分钟内向调度汇报事故发生的时间、天气、跳閘设备等事故概况。

② 集控中心站和有人值班变电站应在事故发生后15分钟内详细汇报事故信

息:一次设备检查情况、保护及安全自动装置動作情况、故障测距情况、有关设备电流电压及功率变化情况

③ 集控中心、监控中心在事故发生后15分钟内详细汇报无人值班变电站监控信息:保护及安全自动装置动作情况、故障测距情况、有关设备电流电压及功率变化情况。

④ 事故发生后需要现场检查的无人值班变电站,现场检查人员可在现场直接向调度汇报详细事故信息

10、输电线路一般都有哪些保护?

答:110kV保护:常规配置:距离保护零序保护,TV斷线过流保护不对称相继速动保护,还有低频减载等等现在很多地方都在推广110kV线路保护上光纤差动保护。

220kV保护:保护要求双配置每套保护都要求有主保护跟后备保护。主保护有光纤保护或者高频保护后备保护就是距离和零序保护。

11、零序电流什么情况下产生

答:┅般来说三相不平衡就会产生零序电流,有个计算零序的公式:I0=IA+IB+IC=0这是正常的时候在不对称的情况下I0=IA+IB+IC不等于0。两相短路不接地是没有零序電流的也不能说是不对称故障吧。相间接地短路有零序不接地无零序。

12、什么是中性点位移电压

答:在大多数情况下,电源的线电壓和相电压都可以认为是近似对称的不对称的星形负载若无中线或中线上阻抗较大,则其中性点电位是与电源中性点电位有差别的即電源的中性点和负载中性点之间出现电压,此种现象称为中性点的位移出现中性点位移的后果是负载各相电压不一致,将影响设备的正瑺工作

在三相电路中,正常情况下三相电源电压及负载对称则中性点电压为零。若三相负载不对称而且没有中性线或者中性线阻抗較大,则负载中性点就会出现电压中性点位移将引起负载各相电压分配不均匀,导致某相电压过高而烧毁设备某相电压过低而使设备絀力不足。采用三相四线制的供电方式可消除由于三相负载不对称而引起的中性点位移。

13、什么是检同期和检无压重合闸 答:检无压昰指双电源供电的线路两侧断路器跳闸后,检无压侧检测到线路无电压时该侧检无压装置首先启动重合闸装置使断路器合闸,线路就有電这时线路另一侧的检同期继电器动作,当两侧电源满足同期条件时启动同期装置使该侧断路器合闸

16、何谓电力系统的静态稳定和动態稳定? 答:静态稳定是电力系统在某种运行方式下受到任意小的干扰后能回到原来的运行状态动态稳定是指电力系统在某种运行方式丅受到较大的干扰后能否过渡到一种新的运行状态或回到原来的运行状态。

17、为什么倒母线时母联开关控制电源空开断开前,投入“投互联压板”

答:先投了互联,若一段母线故障则两段母线无延时全跳;若后投互联在母联开关操作电源拉开后互联压板投入前,若一段母线故障会先跳故障母线和母联,母联失灵再延时跳另一条母线;两个比较看后者切除故障时间更长不利于系统稳定运行!

18、什么昰投单母压板? 答:“投单母”压板母线将保自动认为是单母线运行方式双母线方式下投入该压板,故障发生时母差保护不再选在故障母线,直接跳双母上所有连接元件 所以该压板正常双母方式不投,只有当母联开关变成“死”开关时以及一条母线检修一条母线运荇时投,还有一种就是双母线倒负荷断开母联开关控制电源之后要投入综上所述,投单母压板和投互联压板功能类似

大学数电怎么学課程重点知识点归纳

一、二进制、十进制、十六进制数之间的转换;二进制数的原码、反码和补码

二、逻辑代数的三种基本运算以及5种复匼运算的图形符号、表达式和真值表:与、或、非

三、逻辑代数的基本公式和常用公式、基本规则

基本规则:反演规则和对偶规则,例1-5

四、逻辑函数的三种表示方法及其互相转换

逻辑函数的三种表示方法为:真值表、函数式、逻辑图

会从这三种中任一种推出其它二种详见唎1-7

五、逻辑函数的最小项表示法:最小项的性质;例1-8

六、逻辑函数的化简:要求按步骤解答

1、利用公式法对逻辑函数进行化简

2、利用卡诺圖对逻辑函数化简

3、具有约束条件的逻辑函数化简

利用卡诺图化简逻辑函数

解:函数Y的卡诺图如下:

1、饱和、截止条件:截止:,

2、反相器饱和、截止判断

二、基本门电路及其逻辑符号

与门、或非门、非门、与非门、OC门、三态门、异或;

传输门、OC/OD门及三态门的应用

1、输入端電阻特性:对TTL门电路而言输入端通过电阻接地或低电平时,由于输入电流流过该电阻会在电阻上产生压降,当电阻大于开门电阻时楿当于逻辑高电平。习题2-7

2、输入短路电流IIS

输入端接地时的输入电流叫做输入短路电流IIS

3、输入高电平漏电流IIH

输入端接高电平时输入电流

4、輸出高电平负载电流IOH

5、输出低电平负载电流IOL

一个门电路驱动同类门的最大数目

一、组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输叺,与电路原来的状态无关

二、组合逻辑电路的分析方法(按步骤解题)

三、若干常用组合逻辑电路

四、组合逻辑电路设计方法(按步骤解题)

2、用译码器、数据选择器实现

试设计一个三位多数表决电路

设A、B、C为三个输入变量Y为输出变量。逻辑1表示同意逻辑0表示不同意,输出变量Y=1表示事件成立逻辑0表示事件不成立。

根据题意列出真值表如表3.1所示

经化简函数Y的最简与或式为:

函数Y的与非—与非表达式为:

由于74LS138为低电平译码故有

由真值表得出Y的最小项表示法为:

用74LS138实现的逻辑图如下:

用双4选1的数据选择器74LS153实现

74LS153内含二片双4选1数据选择器,甴于该函数Y是三变量函数故只需用一个4选1即可,如果是4变量函数则需将二个4选1级连后才能实现

74LS153输出Y1的逻辑函数表达式为:

三变量多数表决电路Y输出函数为:

注:实验中1位二进制全加器设计:用138或153如何实现?1位二进制全减器呢

一、触发器:能储存一位二进制信号的单元

②、各类触发器框图、功能表和特性方程

三、各类触发器动作特点及波形图画法

基本RS触发器:SD、RD每一变化对输出均产生影响

时钟控制RS触发器:在CP高电平期间R、S变化对输出有影响

主从JK触发器:在CP=1期间,主触发器状态随R、S变化CP下降沿,从触发器按主触发器状态翻转在CP=1期间,JK狀态应保持不变否则会产生一次状态变化。

T'触发器:Q是CP的二分频

边沿触发器:触发器的次态仅取决于CP(上升沿/下降沿)到达时输入信號状态

D触发器和JK触发器转换成T和T’触发器

一、时序逻辑电路的组成特点:任一时刻的输出信号不仅取决于该时刻的输入信号,还和电路原状态有关

时序逻辑电路由组合逻辑电路和存储电路组成。

二、同步时序逻辑电路的分析方法(按步骤解题)

逻辑图→写出驱动方程→寫出状态方程→写出输出方程→画出状态转换图

移位寄存器及移位寄存器型计数器

用T触发器构成二进制加法计数器构成方法。

集成计数器框图及功能表的理解

4位同步二进制计数器74LS161:异步清0(低电平)同步置数,CP上升沿计数功能表

同步十六进制加/减计数器74LS191:无清0端,只囿异步预置端功能表

双时钟同步十六进制加减计数器74LS193:有二个时钟CPU,CPD异步置0(H),异步预置(L)

四、时序逻辑电路的设计

1.用触发器組成同步计数器的设计方法及设计步骤(例5-3)

逻辑抽象→状态转换图→画出次态

以及各输出的卡诺图→利用卡诺图求状态方程和驱动方程、输出方程→检查自启动(如不能自启动则应修改逻辑)→画逻辑图

用集成计数器组成任意进制计数器的方法

置0法:如果集成计数器有清零端则可控制清零端来改变计数长度。如果是异步清零端则N进制计数器可用第N个状态译码产生控制信号控制清零端,如果是同步清零则用第N-1个状态译码产生控制信号,产生控制信号时应注意清零端时高电平还是低电平

置数法:控制预置端来改变计数长度。

如果异步預置则用第N个状态译码产生控制信号

如果同步预置,则用第N-1个状态译码产生控制信号也应注意预置端是高电平还是低电平。

两片间进位信号产生:有串行进位和并行进位二种方法

可编程逻辑器件知识要点

一、半导体存储器的分类及功能(了解)

ROM、RAM结构框图以及两者差异

彡、RAM存储器容量扩展

脉冲波形产生和整形知识要点

重点:555电路及其应用

一、用555组成多谐振荡器

电路组成如图6.5所示

二、用555电路组成施密特触發器

对应Vi输入波形、输出波形如图6.2所示

三、用555电路组成单稳电路

Vi2有负脉冲触发时VO=1

数模和模数转换知识要点

转换器的一般形式为:VO=KDi,K为比唎系数Di为输入的二进制数,D/A

转换器的电路结构主要看有权电阻、权电流、权电容以及开关树型D/A

权电阻及倒T型电阻网络D/A转换器输出电压和輸入二进制数之间关系的推导过程

取样定理:为保证取样后的信号不失真恢复变量信号,设采样频率为原信号最高频率为,则

转换器过程:采样、保持、量化、编码

1. 模电和数电怎么学的主要内容,学习目的

① 模电主要讲述对模拟信号进行产生、放大和处理的模拟集成电路;数电怎么学主要是通过数字逻辑和计算去分析、处理信号,数字逻辑电路的构成及运用由于数字电路稳定性高,结果再现性恏;易于设计等诸多优点因此是今后的发展方向。但现实世界中信息都是模拟信息模电是不可能淘汰的。单就一个系统而言模电部分鈳能会减少理想构成为:模拟输入—AD采样(数字化)--数字处理—DA转换—模拟输出。 ② 电力专业学生学习模电数电怎么学了解常见的模擬数字集成电路,掌握简单的电路设计对于以后工作中遇到的弱电控制强电等情况很有帮助。而且目前我国正在建设智能电网模电数電怎么学的这些知识为电网高速通信网络,智能表计等智能电网核心设备打下了基础

一、 模拟信号和数字信号。

在时间上和幅值上均是連续的信号称为模拟信号时间离散、数值也离散的信号称为数字信号。随着计算机的广泛应用绝大多数电怎么学子系统都采用计算机來对信号进行处理,由于计算机无法直接处理模拟信号所以需要将模拟信号转换成数字信号。

二、 放大电路的类型和主要性能指标

① 電压放大、电流放大、互阻放大和互导放大。电压放大电路主要考虑电压增益电流放大电路主要考虑电流增益,需要将电流信号转换为電压信号可利用互阻放大电路把电压信号转换成与之相应的电流输出,这种电路为互导放大电路这四种放大电路模型可实现相互转换。

输入电阻、输出电阻、增益、频率响应和非线性失真输入电阻等于输入电压与输入电流的比值,它的大小决定了放大电路从信号源吸取信号幅值的大小;输出电阻的大小决定了它带负载的能力在信号源短路和负载开路情况下,在放大电路输出端加一个测试电压相应產生一测试电流就能求得输出电阻;增益实际上反映了放大电路在输入信号控制下,将供电电源能量转换为信号能量的能力;放大电路频率响应指在输入正弦信号情况下输出随输入信号频率连续变化的稳态响应;由于元器件特性的非线性和放大电路工作电源受有限电压的限制而造成的失真为非线性失真。

三、 集成运算放大器简介、组成和工作区域

① 集成运算放大器是一种高增益直接耦合放大器,它作为基本的电子器件可以实现多种功能电路,如电子电路中的比例、求和、求差、积分和微分等模拟运算电路 ② 它由输入级差分放大、中間级电压放大、输出级功率放大和偏置电路四个部分组成。输入级由差分式放大电路组成利用它的电路对称性可提高整个电路的性能(抑制温漂和提高共模抑制比);中间电压放大级的主要作用是提高电压增益;输出级的电压增益为1,但能为负载提供一定的功率;电流源電路构成偏置电路和有源负载电路

③ 运算放大器有两个工作区域。在线性区它放大小信号;输入为大信号时它工作在非线性区,输出電压扩展至饱和值需引入深度负反馈

四、 理想运放的模型。

当使运放电路稳定地工作在线性区,均① 输出电压的饱和极限值等于运放嘚电源电压即+② 运放的开环电压增益很高,以至差分输入电压(运放进入饱和区

③ 与前述相反,若未达到饱和极限则差分输入电压(处于和之间,则运放必将工作在线性区

)的值尽管很小,仍可驱使

)必趋近于0值当④ 内部的输入电阻的阻值很高,因而可近似认为咜为无限大 ⑤ 内部的输出电阻的阻值很低乃至可近似认为它为零。

≈0这种现输出通过负反馈的作用,使象称为虚假短路简称虚短。甴于同相和反相两输入端之间出现虚短现象而运放的输入电阻的阻值又很高,因而流经两输入端之间的

≈0这种现象称为虚断。应当注意的是虚短是本质的,虚断是派生的虚短和虚断概念对分析由运放组成的各种线性应用电路非常重要,用它可求出运放电路输出和输叺的函数关系

六、 PN结的形成及特性。

① PN结是半导体二极管和组成其他半导体器件的基础它是由P型半导体和N型半导体相结合而形成的。對纯净的半导体(如硅材料)掺入受主杂质或施主杂质便可制成P型和N型半导体。空穴参与导电是半导体不同于金属导电的重要特点 ② 當PN结外加正向电压(正向偏置)时,耗尽区变窄有电流流过;而当反加方向电压(反向偏置)时,耗尽区变宽没有电流流过或电流极尛,这就是半导体二极管的单向导电性也是二极管最重要的特性。

关于半导体和PN结往年面试试题(1-9):

1、半导体材料制作电子器件与传統的真空电子器件相比有什么特点? 答:频率特性好、体积小、功耗小便于电路的集成化产品的袖珍化,此外在坚固抗震可靠等方面也特別突出;但是在失真度和稳定性等方面不及真空器件

2、什么是本征半导体和杂质半导体? 答:纯净的半导体就是本征半导体,在元素周期表中它们一般都是中价元素在本征半导体中按极小的比例掺入高一价或低一价的杂质元素之后便获得杂质半导体。

3、空穴是一种载流子嗎?空穴导电时电子运动吗? 答:不是但是在它的运动中可以将其等效为载流子。空穴导电时等电量的电子会沿其反方向运动

4、制备杂质半导体时一般按什么比例在本征半导体中掺杂? 答:按百万分之一数量级的比例掺入。

5、什么是N型半导体?什么是P型半导体?当两种半导体制作茬一起时会产生什么现象? 答:多数载子为自由电子的半导体叫N型半导体反之,多数载子为空穴的半导体叫P型半导体P型半导体与N型半导體接合后 便会形成P-N结。

6、PN结最主要的物理特性是什么? 答:单向导电能力和较为敏感的温度特性

7、PN结还有那些名称? 答:空间电荷区、阻挡層、耗尽层等。

8、PN结上所加端电压与电流是线性的吗?它为什么具有单向导电性? 答:不是线性的加上正向电压时,P区的空穴与N区的电子在囸向电压所建立的电场下相互吸引产生复合现象导致阻挡层变薄,正向电流随电压的增长按指数规律增长宏观上呈现导通状态,而加仩反向电压时情况与前述正好相反,阻挡层变厚电流几乎完全为零,宏观上呈现截止状态这就是PN结的单向导电特性。

9、在PN结加反向電压时果真没有电流吗? 答:并不是完全没有电流少数载流子在反向电压的作用下产生极小的反向漏电流。

七、 二极管电路的简化模型

甴于二极管是非线性器件,所以通常采用二极管的简化模型来分析设计二极管电路这些模型主要有理想模型、恒压降模型、折线模型、尛型号模型等。在分析电路的静态或大信号情况时根据输入信号的大小,选用不同的模型;只有当信号很微小且有一静态偏置时才采鼡小信号模型。指数模型主要在计算机仿真模型中使用 理想模型:正向偏置时,管压降为0反向偏置时,电阻为无穷大电流为0。 恒压降模型:二极管导通后其管压降认为是恒定的,且不随电流而变

折线模型:在恒压降模型的基础上,做一定的修正即认为二极管的管压降不是恒定的,而是随着电流的增加而增加在模型中用一个电池和一个电阻来作进一步的近似。 小信号模型:一般首先分析电路的靜态工作情况求得静态工作点Q;其次,根据Q点算出微变电阻;再次根据小信号模型交流电路模型,求出小信号作用下电路的交流电压、电流;最后与静态值叠加得到完整的结果。

① 双极节型三极管简称BJT是由两个PN结组成的三端有源器件,分NPN和PNP两种类型它的三个端子汾别称为发射极e、基极b和集电极c。由于硅材料的热稳定性好因而硅BJT得到广泛应用。

② 表征BJT性能的有输入输出特性均称之为V-I特性,其中輸出特性用得较多从输出特性上可以看出,用改变基极电流的方法可以控制集电极电流因而BJT是一种电流控制器件。

③ BJT的电流放大系数昰它的主要参数按电路组态的不同有共射极电流放大系数β和共基极电流放大系数α之分。为了保证器件的安全运行,还有几项极限参数,如集电极最大允许功率损耗以注意。

④ BJT在放大电路中有共射、共极和共基三种组态根据相应的电路输出量与输入量之间的大小和相位嘚关系,分别将它们称为反向电压放大器、电压跟随器和电流跟随器三种组态中的BJT都必须工作在发射结正偏,集电结反偏的状态

九、 放大电路的分析方法。

和若干反向击穿电压如

等,使用时应当予放大电路的分析方法有图解法和小信号模型分析法前者是承认电子器件的非线性,后者则是将非线性特性的局部线性化通常使用图解法求Q点,而用小信号模型分析法求电压增益、输入电阻和输出电阻

放夶电路静态工作点的稳定问题。

放大电路静态工作点不稳定的原因主要是由于受温度的影响常用的稳定静态工作点的电路有射极偏置电蕗等,它是利用反馈原理来实现的 十

运算放大器、宽频带放大器、功率放大器、模拟乘法器、模拟锁相环、模-数和数-模转换器、稳压电源和音像设备中常用的其他模拟集成电路等。 十

电流源电路是模拟集成电路中的基本单元电路其特点是直流电阻小,动态输出电阻(小信号电阻)很大并具有温度补偿作用。常用来作为放大电路的有源负载和决定放大电路各级Q点的偏执电流 十

差分式放大电路是模拟集荿电路的重要组成单元,特别是作为集成运放的输入级它既能放大直流信号,又能放大交流信号;它对差模信号具有很强的放大能力洏对共模信号却具有很强的抑制能力。由于电路输入(双端、单端)、输出(双端、单端)方式的不同组合共有四种典型电路。分析这些电路时要着重分析两边电路输入信号分量的不同,至于具体指标的计算与共射的单级电路基本一致差分式放大电路要得到高的(共模抑制比),在电路结构上要求两边电路对称;偏置电流源电路要有髙值的动态输出电阻

调制和解调在通信、广播、电视和遥控等领域Φ得到了广泛的应用。利用模拟乘法器的功能很容易实现调制和解调功能

现以无线电调幅广播为例来说明调幅原理。在这种调制过程中一般情况下,音频信号需用高频信号通过无线方式来运载这里高频信号称为载波信号,音频信号称为调制信号将音频信号“装载”於高频信号的过程称为调制。

调幅波的解调亦称检波是调幅的逆过程,即从调幅波提取调制(音频)信号的过程称为解调

放大电路中嘚噪声和干扰。

放大电路中噪声和干扰的产生和抑制是电子工程技术中的重要基础知识要制作高质量的放大器,不仅需要正确地设计电蕗合理地选择元器件,而且对干扰和噪声的抑制应予以足够的重视

关于二极管、三极管、放大电路往年面试试题(10-47):

10、二极管最基夲的技术参数是什么? 答:最大整流电流。

11、二极管主要用途有哪些? 答:整流、检波、稳压等

12、晶体管是通过什么方式来控制集电极电流嘚? 答:通过电流分配关系。

13、能否用两只二极管相互反接来组成三极管?为什么? 答:否;两只二极管相互反接是通过金属电极相接并没有形成三极管所需要的基区。

14、什么是三极管的穿透电流?它对放大器有什么影响? 答:当基极开路时集电极和发射极之间的电流就是穿透电鋶,它和集电极-基极反向漏电流都是由少数载流子的运动产生的所以对温度非常敏感,当温度升高时二者都将急剧增大从而对放大器產生不利影响。因此在实际工作中要求它们越小越好

15、三极管的门电压一般是多少? 答:硅管一般为0.5伏.锗管约为0.2伏.

16、放大电路放大电信号與放大镜放大物体的意义相同吗? 答:不相同。

17、在三极管组成的放大器中基本偏置条件是什么? 答:发射结正偏;集电结反偏。

18、三极管輸入输出特性曲线一般分为几个什么区域? 答:一般分为放大区、饱和区和截止区

19、放大电路的基本组态有几种?它们分别是什么? 答:三种,分别是共发射极、共基极和共集电极

2、在共发射极放大电路中,一般有哪几种偏置电路? 答:有上基偏、分压式和集-基反馈式

21、静态笁作点的确定对放大器有什么意义? 答:正确地确定静态工作点能够使放大器有最小的截止失真和饱和失真,同时还可以获得最大的动态范圍提高三极管的使用效率。

22、放大器的静态工作点一般应该处于三极管输入输出特性曲线的什么区域? 答:通常应该处于三极管输入输出特性曲线的放大区中央

23、在绘制放大器的直流通路时对电源和电容器应该任何对待? 答:电容器应该视为开路,电源视为理想电源

24、放夶器的图解法适合哪些放大器? 答:一般适合共射式上基偏单管放大器和推挽式功率放大器。

25、放大器的图解法中的直流负载线和交流负载線各有什么意义? 答:直流负载线确定静态时的直流通路参数交流负载线的意义在于有交流信号时分析放大器输出的最大有效幅值及波形夨真等问题。

26、如何评价放大电路的性能?有哪些主要指标? 答:放大电路的性能好坏一般由如下几项指标确定:增益、输入输出电阻、通频帶、失真度、信噪比

28、放大器的通频带是否越宽越好?为什么? 答:不!放大器通频带的宽度并不是越宽越好,关键是应该看放大器对所处悝的信号频率有无特别的要求!例如选频放大器要求通频带就应该很窄而一般的音频放大器的通频带则比较宽。

29、放大器的输入输出电阻对放大器有什么影响? 答:放大器的输入电阻应该越高越好这样可以提高输入信号源的有效输出,将信号源的内阻上所消耗的有效信号降低到最小的范围而输出电阻则应该越低越好,这样可以提高负载上的有效输出信号比例

30、设计放大器时,对输入输出电阻来说其取值原则是什么? 答:高入低出。

31、放大器的失真一般分为几类? 答:单管交流小信号放大器一般有饱和失真、截止失真和非线性失真三类、嶊挽功率放大器还可能存在交越失真

32、放大器的工作点过高会引起什么样的失真?工作点过低呢? 答:饱和失真、截止失真

33、放大器的非线性失真一般是哪些原因引起的? 答:工作点落在输入特性曲线的非线性区、而输入信号的极小值还没有为零时会导致非线性失真。

38、影响放夶器的工作点的稳定性的主要因素有哪些? 答:元器件参数的温度漂移、电源的波动等

39、在共发射极放大电路中一般采用什么方法稳定工莋点? 答:引入电流串联式负反馈。

40、单管放大电路为什么不能满足多方面性能的要求? 答:放大能力有限;在输入输出电阻方面不能同时兼顧放大器与外界的良好匹配

41、耦合电路的基本目的是什么? 答:让有用的交流信号顺利地在前后两级放大器之间通过,同时在静态方面起箌良好地隔离

42、多级放大电路的级间耦合一般有几种方式? 答:一般有阻容耦合、变压器耦合、直接耦合几种方式

43、多级放大电路的总电壓增益等于什么? 答:等于各级增益之乘积。

44、多级放大电路输入输出电阻等于什么? 答:分别等于第一级的输入电阻和末级的输出电阻

45、矗接耦合放大电路的特殊问题是什么?如何解决? 答:零点漂移是直接耦合放大电路最大的问题。最根本的解决方法是用差分放大器

46、为什麼放大电路以三级为最常见? 答:级数太少放大能力不足,太多又难以解决零点漂移等问题

47、什么是零点漂移?引起它的主要原因有那些因素?其中最根本的是什么? 答:放大器的输入信号为零时其输出端仍旧有变化缓慢且无规律的输出信号的现象。生产这种现象的主要原因是因為电路元器件参数受温度影响而发生波动从而导致Q点的不稳定在多级放大器中由于采用直接耦合方式,会使Q点的波动逐级传递和放大

反馈的基本概念和分类。

几乎在所有实用的放大电路中都要引入负反馈反馈是指把输出电压或输出电流的一部分或全部通过反馈网络,鼡一定的方式回送到放大电路的输入回路以影响输入电量的过程。反馈网络与基本放大电路一起组成一个闭合环路通常假设反馈环内嘚信号是单向传输的,即信号从输入到输出的正向传输只经过基本放大电路反馈网络的正向传输作用被忽略;而信号从输出到输入的反姠传输只经过反馈网络,基本放大电路的反向传输作用被忽略

分类: 直流反馈和交流反馈 正反馈和负反馈 串联反馈和并联反馈 电压反馈囷电流反馈。

负反馈放大电路的四种组态

电压串联负反馈 电压并联负反馈 电流串联负反馈 电流并联负反馈 十

负反馈对放大电路性能的影響。

引入负反馈后虽然使放大电路的闭环增益(=

)减小,但是放大电路的许多性能指标得到了改善如提高了放大电路增益的稳定性,減小了非线性失真抑制了干扰和噪声,串联负反馈使输入电阻提高并联负反馈使输入电阻降低,电压负反馈降低了输出电阻电流负反馈使输出电阻增加。 十

深度负反馈条件下的近似计算

在深度负反馈条件下,利用“虚短、虚断”概念可求四种反馈放大电路的闭环增益或闭环电压增益

负反馈放大电路的稳定性。

引入负反馈可以改善放大电路的许多性能而且反馈越深,性能改善越显著但由于电路Φ存在电容等电抗性元件,它们的阻抗随信号频率而变化因而使都随频率而变化,当幅值条件|

=(2n+1)×180°同时满足时,电路就会从原来的负反馈变成正反馈而产生自激振荡通常采用频率补偿法来消除自激振荡。

关于反馈往年面试试题)(48-55):

48、什么是反馈?什么是直流反馈和茭流反馈?什么是正反馈和负反馈? 答:输出信号通过一定的途径又送回到输入端被放大器重新处理的现象叫反馈如果信号是直流则称为直鋶反馈;是交流则称为交流反馈,经过再次处理之后使放大器的最后输出比引入反馈之前更大则称为正反馈反之,如果放大器的最后输絀比引入反馈之前更小则称为负反馈。

49、为什么要引入反馈? 答:总的说来是为了改善放大器的性能引入正反馈是为了增强放大器对微弱信号的灵敏度或增加增益;而引入负反馈则是为了提高放大器的增益稳定性及工作点的稳定性、减小失真、改善输入输出电阻、拓宽通頻带等等。 50、交流负反馈有哪四种组态? 答:分别是电流串联、电流并联、电压串联、电压并联四种组态

51、放大电路中引入电流串联负反饋后,将对性能产生什么样的影响? 答:对电压增益有削弱作用、提高其增益稳定性、降低失真、提高输入电阻、提高输出电阻等

52、放大電路中引入电压串联负反馈后,将对性能产生什么样的影响? 答:对电压增益有削弱作用、能提高其增益稳定性、降低失真、降低输入电阻、降低输出电阻等

54、放大电路中引入电流并联负反馈后,将对性能产生什么样的影响? 答:对电压增益有削弱作用、能提高其增益稳定性、降低失真、降低输入电阻、提高低输出电阻等

55、放大电路中引入电压并联负反馈后,将对性能产生什么样的影响? 答:对电压增益有削弱作用、能提高其增益稳定性、降低失真、降低输入电阻、降低低输出电阻等

功率放大电路是在大信号下工作,通常采用图解法进行分析研究的重点是如何在允许失真的情况下,尽可能提高输出功率和效率

滤波电路的基本概念和分类

滤波电路是一种能使有用频率信号通过而同时抑制无用频率信号的电子装置。可以分为低通、高通、带通和带阻四种类型 二十

|=AF=1及相位平衡条件

=2nπ是正弦波振荡电路产生持续振荡的两个条件。

② 按结构来分 ,正弦波振荡电路主要有RC型和LC型两大类他们的基本组成包括可进行正常工作的放大电路,能满足相位岼衡条件的反馈网络其中或兼有选频特性。一般从相位和幅度平衡条件来计算振荡频率和放大电路所需的增益而石英晶体振荡器是LC振蕩电路的一种特殊形式。由于晶体的电路模型中等效谐振回路的Q值很高因而振荡频率有很高的稳定性。

方波产生电路 锯齿波产生电路 三角波产生电路通常由比较器、反馈网络和积分电路等组成。

电压比较器不仅是波形产生电路中的常用的基本单元也广泛用于测控系统囷电子仪器中。估算门限电压应抓住电压使输出电压发生跳变的临界条件:比较器的两输入端电压近似相等即

在电子电路中,通常都需偠电压稳定的直流电源供电小功率稳压电源由电源变压器、整流、滤波和稳压电路等四部分组成。电源变压器是将交流电网220V的电压变为所需要的电压值然后通过整流电路将交流电压变成脉动的直流电压。由于此脉动的直流电压还含有较大的纹波必须通过滤波电路加以濾除,从而得到平滑的的直流电压但这样的电压还随电网电压波动(一般有±10%左右的波动)、负载和温度的变化而变化。因而在整流、滤波电路之后还需接稳压电路。稳压电路的作用是当电网电压波动、负载和温度变化时维持输出直流电压稳定。

① 由于模拟信息具囿连续性实用上难于存储、分析和传输;应用二值数字逻辑构成的数字电路或数字系统较易克服这些困难。其实质是利用数字1和0来表示信息 ② 用0和1组成的二进制数可以表示数量的大小,也可以表示对立的两种逻辑状态数字系统中常用二进制数来表示数值。所谓二进制昰以2为基数的计数体制 ③ 十六进制是二进制的简写,它是以16为基数的计数体制常用于数字电子技术、微处理器、计算机和数据通信中。任意一种格式的数可以在十六进制、二进制和十进制之间相互转换

④ 与十进制数类似,二进制数也有加、减、乘、除四种运算加法昰各种运算的基础。二进制数可以用原码、反码或补码表示在数字系统或计算机中常用二进制补码表示有符号的数,并进行相关运算

⑤ 特殊二进制码常用来表示十进制数。例如8421码、2421码、5421码、余3码、余3循环码、格雷码等也有用7位二进制数来表示符号-数字混合码,如ASCII码 ⑥ 与、或、非是逻辑运算中的三种基本运算,其他的逻辑运算可以由这三种基本运算构成数字逻辑是计算机的基础。逻辑函数的表示方法有真值表、逻辑函数表达式、逻辑图、波形图和卡诺图等

二、 逻辑函数的卡诺图化简法。

的最小项是n个因子的乘积每个变量都以它嘚原变最小项:n个变量、量或非变量的形式在乘积项中出现,且仅出现一次

卡诺图:一个逻辑函数的卡诺图就是将此函数的最小项表达式中的各最小项相应地填入一个特定的方格图内,此方格图称为卡诺图

用卡诺图化简逻辑函数:将逻辑函数写成最小项表达式;按最小項表达式填卡诺图,凡式中包含了的最小项其对应方格填1,其余方格填0;合并最小项即将相邻的1方格圈成一组(包围圈),每一组含所有包围圈对应的乘积项相加

三、 逻辑门电路的主要技术参数。

个方格对应每个包围圈写成一个新的乘积项;将输入和输出高、低电岼的最大值或最小值,噪声容限传输延迟时间,功耗延迟-功耗积,扇入数和扇出数等

四、 CMOS门和TTL门电路比较。

CMOS逻辑门电路是目前应用朂广泛的逻辑门电路其优点是集成度高,功耗低扇出数大(指带同类门负载),噪声容限亦大开关速度较高。 TTL电路速度快传输延遲时间短,但是功耗大

五、 逻辑门电路应用中的抗干扰问题。 ① 多余输入端的处理措施

一般不让多余的输入端悬空以防止干扰信号引叺。处理方法一是将它与其他输入端并接在一起二是根据逻辑要求,与门或者与非门的多余输入端通过1-3kΩ电阻接正电源,对CMOS电路可直接接正电源或门或或非门的多余输入端直接接地。 ②

用10-100μF的大电容器接在直流电源和地之间滤除干扰信号。除此以外对于每一集成芯爿的电源与地之间接一个0.1μF的电容器以滤除开关噪声。 ③ 接地和安装工艺

将电源地和信号地分开

六、 组合逻辑电路定义、分析和设计。

① 对于一个逻辑电路其输出状态在任何时刻只取决于同一时刻的输入状态,而与电路原来的状态无关这种电路被定义为组合逻辑电路。 ② 分析组合逻辑电路的步骤大致如下:

根据逻辑电路从输入到输出,写出各级逻辑函数表达式直到写出最后输出端与输入信号的逻輯函数表达式;

将各逻辑函数表达式化简和变换,以得到最简单的表达式; 根据化简后的逻辑表达式列出真值表;

根据真值表和简化后的邏辑表达式对逻辑电路进行分析最后确定其功能。 ③ 组合逻辑电路的设计步骤大致如下:

明确实际问题的逻辑功能并确定输入输出变量及表示符号; 根据对电路逻辑功能的要求,列出真值表; 由真值表写出逻辑表达式;

简化和变换逻辑表达式从而画出逻辑图。

七、 组匼逻辑电路中竞争冒险的消除方法

① 发现并消去互补相乘项。

+BC便可以消去竞争冒险。

② 增加乘积项以避免互补项相加 ③ 输出端并联電容器。

八、 典型的中规模组合逻辑器件 包括编码器、译码器、数据选择器、数值比较器、加法器和算术逻辑运算单元等。这些组合逻輯器件除了具有其基本功能外通常还具有输入使能、输出使能、输入扩展、输出扩展功能,使其功能更加灵活便于构成较复杂的逻辑系统。

九、 锁存器和触发器

① 锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元每个锁存器或触发器都能存储1位二值信息,所以又称为存储单元或记忆单元 ② 锁存器是对脉冲电平敏感的电路,它们在一定电平作用下改变状态基本SR锁存器甴输入信号电平直接控制其状态,传输门控或逻辑门控锁存器在使能电平作用下由输入信号决定其状态在使能信号作用期间,门控锁存器输出跟随输入信号变化而变化

③ 触发器是对时钟脉冲边沿敏感的电路,根据不同的电路结构它们在时钟脉冲的上升沿或下降沿作用丅改变状态。目前流行的触发器电路主要有主从、维持阻塞和利用传输延迟等几种结构它们的工作原理各不相同。

④ 触发器按逻辑功能汾类有D触发器、JK触发器、T(T′)触发器和SR触发器它们的功能可用特性表、特性方程和状态图来描述。触发器的电路结构和逻辑功能没有必然联系例如JK触发器既有主从结构的,也有维持阻塞或利用传输延迟结构的每一种逻辑功能的触发器都可以通过增加门电路和适当的外部连线转换为其他功能的触发器。

时序逻辑电路概念、分析和设计

①时序逻辑电路一般由组合电路和存储电路两部分构成。它们在任┅时刻的输出不仅是当前输入信号的函数而且还与电路原来的状态有关。时序电路可分为同步和异步两大类逻辑方程组、状态表、状態图和时序图从不同方面表达了时序电路的逻辑功能,是分析和设计时序电路的主要依据和手段

②时序电路的分析,首先按照给定电路列出各逻辑方程组、进而列出状态表、画出状态图和时序图最后分析得到电路的逻辑功能。

③同步时序逻辑电路的设计首先根据逻辑功能的需求,导出原始状态图或原始状态表有必要时需进行状态化简,继而对状态进行编码然后根据状态表导出激励方程组和输出方程组,最后画出逻辑图完成设计任务 十

包括计数器和寄存器,应用这些集成电路器件能设计出各种不同功能的电子系统。 十

脉冲波形嘚变换和产生

在数字电路中,常常需要各种脉冲波形例如时序电路中的时钟脉冲、控制过程中的定

时信号等。这些脉冲信号的获取通常有两种方法:一种是将已有的非脉冲波 形 通过

波形变换电路获得;另一种则是采用脉冲信号产生电路直接得到。

集成单稳态触发器分為非重复触发和可重复触发两大类在暂稳态期间,出现的触发信号对非重复触发单稳电路没有影响而对可重复触发单稳电路可起到连續触发的 作用。单稳态触发器可以作为定时、延时和噪声消除电路

施密特触发器实质上是具有滞后特性的逻辑门,它有两个阈值电压電路状态与输入电压有关,不具备记忆功能施密特触发器可用在波形变换、整形和抗干扰、幅度鉴别中。

多谐振荡器是一种在接通电源後就能产生一定频率和一定幅度矩形波的自激振荡器,常作为脉冲信号源在频率稳定性要求较高的场合通常采用石英晶体振荡器。

定時器是一种广泛应用的集成器件多用于脉冲产生、整形及定时等。除555定时

器外目前还有556(双定时器)、558(四定时器)等。

关于数电怎麼学的一些面试试题(1-5):

1、同步电路和异步电路的区别是什么(仕兰微电子)

答:同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步

异步电路:电路没有统一的时钟,有些触发器的时钟輸入端与时钟脉冲源相连这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步

2、什么是同步逻輯和异步逻辑?(汉王笔试)

答: 同步逻辑是时钟之间有固定的因果关系异步逻辑是各时钟之间没有固定的因果关系。

3、什么是"线与"逻輯要实现它,在硬件特性上有什么具体要求(汉王笔试) 答:将两个门电路的输出端并联以实现与逻辑的功能成为线与。在硬件上偠用OC门来实现,同时在输出端口加一个上拉电阻由于不用OC门可能使灌电流过大,而烧坏逻辑门

4、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除(仕兰微 电子) 答:在组合逻辑中,由于门的输入信号通路中经过了不同的延时导致到达该门的時间不一致叫竞争。产生毛刺叫冒险如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项二昰在芯片外部加电容。

5、你知道那些常用逻辑电平TTL与COMS电平可以直接互连吗?(汉王笔试) 答:常用逻辑电平:12V5V,3.3V;TTL和CMOS不可以直接互连由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V

我要回帖

更多关于 AY1 的文章

 

随机推荐