我有这个zigbee模块无法连接怎么连接到电脑用来接收数据,怎么连接,我还有一块tll小板

Zigbee的发射距离和什么有关系_百度知道
Zigbee的发射距离和什么有关系
我们用CC2430+CC2591做的ZIGBEE通信小板,以前通信距离能到7,800米,布局差不多的板,现在通信只能到200米了,Zigbee的通信距离除了与PCB板的布局有关还和什么有关系啊,和程序有关系吗?为什么同样的板同样的件距离差那么多啊,百思不得其解,求助高手!
我有更好的答案
ZigBee是基于IEEE802.15.4标准的低功耗局域网协议。根据国际标准规定,ZigBee技术是一种短距离、低功耗的无线通信技术。这一名称(又称紫蜂协议)来源于蜜蜂的八字舞,由于蜜蜂(bee)是靠飞翔和“嗡嗡”(zig)地抖动翅膀的“舞蹈”来与同伴传递花粉所在方位信息,也就是说蜜蜂依靠这样的方式构成了群体中的通信网络。其特点是近距离、低复杂度、自组织、低功耗、低数据速率。主要适合用于自动控制和远程控制领域,可以嵌入各种设备。简而言之,ZigBee就是一种便宜的,低功耗的近距离无线组网通讯技术。ZigBee的通讯距离从标准的75m到几百米、几公里,并且支持无限扩展。在整个网络范围内,每一个ZigBee网络数传模块之间可以相互通信,每个网络节点间的距离可以从标准的75m无限扩展。环境对ZigBee的通信距离影响很大,各厂商的实测环境也各不相同(有些是置高,有些是功放较大),产品手册上的通信距离最好只是作为一个衡量标准,仅供参考之用。其他影响因素如距离、数据量、组网、应用场景等,ZigBee为近距离、低功耗、小数据量的技术,所以具体应用要求比较高,如在不考虑功耗的情况下,对于距离要求较高的应用,可以使用号称点对点能够传10Km~20Km远的XBEE模块;如温湿度等数据采集,需要功耗较低,数据量不大,距离近的可以使用一些公司的低功耗模块(距离远就牺牲了功耗),可以使用顺舟科技等公司的模块。值得一提的是,由于ZigBee采用随机接入MAC层,且不支持时分复用的信道接入方式,部分ZigBee模块一般会对数据进行校验,返回ACK等操作(一般射频芯片等硬件层会自带,部分公司模块会在程序上也进行相应操作),网络节点数越多,整个网络所有节点采集的数据到服务器的时间就越长,因此不能很好的支持一些实时性要求较高的业务。
采纳率:98%
楼上的好像是论文里抄袭来的,额!!~~~跟据你的情况有以下三种原因:1、是你的板子布线有问题,比如发射部分干扰很大;2、是你程序里面,发射信号有个寄存器可以设置输出功率的,你看看是不是调到最大了,如果没有就调到最大;3、如果使用的是电池供电的,那看看是不是电量不足;希望能帮到你
本回答被提问者采纳
ZigBee是一种低速无线个域网技术,适用于通信数据量小,速度相对较低,并且功耗低的场合.组网灵活是其一大特点,但是由于传输距离比较短,从而限制了其发展.基于ZigBee无线通信网络技术,提出了一种通过增大发射信号功率、提高接收信号灵敏度来增加系统传输距离的方法.使用ADS软件主要对功率放大电路和低噪声放大电路进行仿真与性能优化,从而得出最佳设计方案.仿真结果基本满足了系统功率和增益的要求.利用Zigbee技术组网灵活的特点,系统采用链式组网方式来扩大通信距离。
本回答被网友采纳
Zigbee的发射距离和RF 发射功率,路由与节点间通信有关系。Zigbee是一种短距离、低功耗的无线通信技术名称。这一名称来源与蜜蜂的八字舞。其特点是近距离、低复杂度、低功耗、低数据速率、低成本。主要适合用于自动控制和远程控制领域,可以嵌入各种设备。Zigbee自身的技术优势:①低功耗。在低耗电待机模式下,2 节5 号干电池可支持1个节点工作6~24个月,甚至更长。这是Zigbee的突出优势。相比较,蓝牙能工作数周、WiFi可工作数小时。②低成本。通过大幅简化协议(不到蓝牙的1/10) ,降低了对通信控制器的要求,按预测分析,以8051的8位微控制器测算,全功能的主节点需要32KB代码,子功能节点少至4KB代码,而且Zigbee免协议专利费。每块芯片的价格大约为2 美元。③ 低速率。Zigbee工作在20~250 kbps的较低速率,分别提供250 kbps(2.4GHz)、40kbps (915 MHz)和20kbps(868 MHz) 的原始数据吞吐率,满足低速率传输数据的应用需求。④近距离。传输范围一般介于10~100 m 之间,在增加RF 发射功率后,亦可增加到1~3 km。这指的是相邻节点间的距离。如果通过路由和节点间通信的接力,传输距离将可以更远。⑤短时延。Zigbee 的响应速度较快,一般从睡眠转入工作状态只需15 ms ,节点连接进入网络只需30 ms ,进一步节省了电能。相比较,蓝牙需要3~10 s、WiFi 需要3 s。⑥高容量。Zigbee 可采用星状、片状和网状网络结构,由一个主节点管理若干子节点,最多一个主节点可管理254 个子节点;同时主节点还可由上一层网络节点管理,最多可组成65000 个节点的大网。⑦高安全。Zigbee 提供了三级安全模式,包括无安全设定、使用接入控制清单(ACL) 防止非法获取数据以及采用高级加密标准(AES 128) 的对称密码,以灵活确定其安全属性。⑧免执照频段。采用直接序列扩频在工业科学医疗( ISM)
ZigBee的通信距离:1、发射的信号强度(0~7dBm),有些芯片里寄存器可以设计的!2、接收的灵敏度(-97dBm~85dBm)。看各个芯片资料可以得知!3、天线, 不同天线,不一样!4、 如果是同一块板子,不同的环境,相差很大,在室外空旷地方,和室内环境,可以相差10倍,或更多都有可能!在室外200m,在室内可能就20~30m!
其他2条回答
为您推荐:
其他类似问题
您可能关注的内容
zigbee的相关知识
换一换
回答问题,赢新手礼包
个人、企业类
违法有害信息,请在下方选择后提交
色情、暴力
我们会通过消息、邮箱等方式尽快将举报结果通知您。一种简易红外遥控密码锁设计与实现
20:34:40编辑:鲁迪 关键字:&&&&&&
&&&&& 1.3.1 红外接收电路的设计
  红外接收电路中使用一体化红外接收头TLl838接收红外信号。TLl838集红外接收和放大于一体,不需任何外接元件,就能完成从红外接收到输出与TTL电平兼容的所有工作,而体积和普通的塑封三极管大小一样。TL1838的输出波形如图4所示。当接收到频带内的红外信号时,TLl838会输出低电平,否则数据高电平,从而将“时断时续”的红外信号解调成原来的连续方波信号。
  1.3.2 报警电路的设计
  报警电路采用了蜂鸣器发声模拟报警,蜂鸣器接在CPU的引脚P2.1上,通过NPN型三极管做电流放大,通过单片机控制蜂鸣器的频率及蜂鸣时间。当输入错误的密码进行开锁时,由P2.1口输出高电平使得NPN型三极管9014导通,蜂鸣器两端加电,由蜂鸣器发出3 s的报警声,当连续三次出现密码错误时,系统将长时间报警,有效起到了防盗作用。
  1.3.3 电源电路的设计
  电源部分使用LM7805芯片进行稳压后提供单片机5 V的电压,其电路如图5所示。主要采用家用交流电,同时采用9 V电池作为备用电源。这样做的优点是,即使断电也不至于无法开锁。
  1.3. 4 其他外围电路的设计
  由于AT89S52单片机有4个并行输入输出口,硬件资源比较充足,键盘电路采用了相对简单的独立式按键;电路中用一继电器控制一绿色发光二极管代替具体的锁,当密码正确时,开锁5 s,然后自动上锁;P2.O口接一红色发光二极管,用其亮与灭来提醒用户按键是否按下。这样既巧妙地提醒了用户又有效地保护了密码。
2 系统软件设计及实现
  软件部分的设计基于汇编语言,采用模块化设计思想,以主程序为核心设置了多个功能模块子程序。主程序主要起到一个导向和决策功能,决定什么时候系统该做什么,系统的各种功能主要是通过调用具体的子程序来实现。
  2.1 红外发射模块程序的设计
  发射模块的编码与调制工作是由软件编程实现的。当按键K按下时,密码信号依次送往数据缓冲器SBUF,然后利用“0”电平调制、“1”电平不调制的方法,将二进制信号调制成频率为38.5 kHz的间断脉冲串信号,通过P3.O口输出,驱动红外发光二极管,最后以波长940 nm的红外光发出红外遥控信号。红外发射模块程序流程图如图6所示。
  38.5 kHz已调波的实现是依据汇编语言具有严格的指令周期来实现的,低电平与高电平均持续13个机器周期,这里采用的时钟晶振是12 MHz,所以产生的调制波的精确频率为38.46 kHz。
  2.2 本机接收处理模块程序的设计
关键字:&&&&&&
来源: 现代电子技术
引用地址:
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
关注eeworld公众号快捷获取更多信息
关注eeworld服务号享受更多官方福利
&&&&现实中的世界是电子技术的世界——模拟电路+数字电路。模拟电路中行走的是连续的信号,也就是说基于时间为参数的各种函数,而数字电路就干脆多了,就两种状态高电平或低电平(严格来说是三种,还有一种介于高低电平之间,状态未知)。学习电子技术,主要是通过教材+计算机仿真软件如mulTIsim+动手实践,有了一定的理论基础之后,多看多分析原理图。  上图是简单的光控报警电路,以此我们来分析一下,领略美妙的电子技术。首先我们看到电路中右光明电阻R和三极管VT1和VT2,以及蜂鸣器HA,那么我们大概可以猜一下其工作原理是因为R阻值的变化,R阻值两端电压变化导致三极管状态变化,从而影响蜂鸣器的工作
随着环保意识的增强,电动车已大量进入我们家庭,成为部分人必不可少的交通工具。如何防止电动车被盗则是车主十分关心的问题,为此,出现了各类电动车防盗锁。然而,电动车被盗现象仍层出不穷,较高级的电动车防盗锁在短时间内难以破坏,盗贼便将电动车搬上其它车辆上盗走,这样,再高级的防盗锁也显得无能为力了。鉴于此,我们为大家介绍一款电动车防盗报警器电路图。
报警器发射机部分是由继电器K和可控硅VS用来控制发射机电路的电源。IC1组成警声信号电路。晶体管V及其外围元件组成射频振荡电路,发射报警信号。
在等待状态时,开关S1接通,而SB1断开(即车头锁被锁住),K就处在释放状态,报警发射机不工作。当车头锁被打开时
&&& 随着环保意识的增强,电动车已大量进入我们家庭,成为部分人必不可少的交通工具。如何防止电动车被盗则是车主十分关心的问题,为此,出现了各类电动车防盗锁。然而,电动车被盗现象仍层出不穷,较高级的电动车防盗锁在短时间内难以破坏,盗贼便将电动车搬上其它车辆上盗走,这样,再高级的防盗锁也显得无能为力了。鉴于此,我们为大家介绍一款电动车防盗报警器电路图。
  报警器发射机部分是由继电器K和可控硅VS用来控制发射机电路的电源。IC1组成警声信号电路。晶体管V及其外围元件组成射频振荡电路,发射报警信号。
  在等待状态时,开关S1接通,而SB1断开(即车头锁被锁住),K就处在释放状态,报警发射机
  报警器能根据监控的对象进行设计,种类繁多,广泛地运用于各行各业及人们的日常生活。一般而言,报警器的电路可分为单点式和多点式。单点式报警器电路结构较为简单,只需把传感器监测到的信号进行放大,直接驱动声光报警器电路工作。多点式报警器电路常采用单片机技术开发的电话报警系统,当有外人侵入、煤气泄漏、火灾等险情时,能及时地报警,可靠性大大提高。与单点式相比,多点式运用的范围更多,比如说工农业生产、安全防灾、住灾区防盗等诸多领域。常见的电子报警器有电子防盗报警器、可燃性气体报警器、火灾报警器等。
  报警器的总体方案
  下面对个别电路模块进行方案论证,其典型应用电路如图:
  MT5087拨号电路
  在图2-3电路
的传输。单片射频收发芯片nRF2401是实现无线数据传输的关键器件。nRF2401工作于2.4~2.5GHzISM频段,芯片内置频率合成器、功率放大器、晶体振荡器和调制器等功能模块,输出功率和通信频道可通过程序配置,芯片功耗非常低,以-5dBm的功率发射时,工作电流只有10.5mA,接收时工作电流只有18mA,多种低功率工作模式,节能设计更方便。网络节点采用nRF2401进行数据传输,来实现报警信息的无线传输。网络节点通过连接的传感器感知外部环境异常变化。网络节点的电路原理图如网2所示。
  在网络节点中电源是能源中心,在节点中起着非常重要的作用,特别是在无线通信系统中,电源不光是能源供应者,它也直接影响通信的质量。器件对加到
热门资源推荐
最新安防电子文章
最新视频课程
相关热搜器件 上传我的文档
 上传文档
 下载
 收藏
粉丝量:79
本人资料一部分是自己原创,一部分来源于网络,若您发现侵犯您个人权利的,请留言联系我,我立马删除。
 下载此文档
基于Zigbee的嵌入式桥梁健康监测数据采集系统研究
下载积分:1250
内容提示:基于Zigbee的嵌入式桥梁健康监测数据采集系统研究
文档格式:PDF|
浏览次数:1|
上传日期: 22:34:02|
文档星级:
全文阅读已结束,如果下载本文需要使用
 1250 积分
下载此文档
该用户还上传了这些文档
基于Zigbee的嵌入式桥梁健康监测数据采集系统研究
关注微信公众号一种基于PCI IP核的码流接收卡的设计
> 一种基于PCI IP核的码流接收卡的设计
一种基于PCI IP核的码流接收卡的设计
前言&&&&随着数字化广播电视技术的迅速发展和基于MPEG-2标准的图像压缩和复用技术的完善,利用PC对大容量信息的处理变得日益重要,如基于PC的软复用器的实现,使得通过PC接收DVB(数字视频广播)码流已逐渐成为一项不可替代的多媒体数据接收技术。因此,设计基于PC平台的DVB 码流接收卡是数字广播电视发展的需要。
由于DVB-ASI信号的平均传输速率为270 Mbps,而DVB传输流又要求保证接收的实时性,因此本文选择了PCI总线。33MHz、32位的PCI总线的数据传输速率最高可达133MBps, 完全可以满足高速实时传输的需求。选择了Altera公司的PCI编译器软件包来实现PCI接口控制电路。该软件包为PCI接口提供了一个完整的解决办法,包含了PCI控制电路的所有功能。用户可以通过修改参数生成所需的IP核模块,以设
计自己的外部设备接口逻辑。本文选择了其生成的PCI_MT32功能模块。系统硬件模块设计&&&&系统的硬件电路设计要求:能将传输速率为270 Mbps的串行DVB—ASI码流实时、无损地通过PCI接口传输到PC,以供PC上的应用程序做进一步处理。在操作和使用上要方便,在设计上要求结构紧凑、接口简单、性能可靠、易于升级。系统硬件框图如图1所示。
&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&& 图1 系统硬件框图从图中可以看出,由于使用了FPGA及PCI IP核,使整个硬件电路显得特别简洁。它主要由DVB码流输入模块和核心控制模块组成。串行DVB传输流经同轴电缆进入DVB码流输入模块,转换为8位并行输出。核心控制模块对并行数据进行缓存,并采用DMA方式传输给PCI总线,完成本地总线和PCI总线的可靠通信。
DVB码流输入模块&&&&本文选用ASI接口。ASI信号由同轴电缆经BNC接头输入,经过互感(用PE65508芯片)转换为PECL(正向发射极耦合逻辑)差分电平信号,再经过耦合电路,到达CY7B933的差分线输入端。 CY7B933是Cypress公司的一种用于点对点高速串行数据通信的接收芯片,它完成码流输入模块的核心功能。它有三种工作模式,这里选用它的解码模式对输入信号进行8B/10B解码和串并转换。最后输出经过字节对齐的8位并行TLL信号,输出的信号包括 MPEG-2传输流和作为同步字使用的逗号字符(在8B/10B传输码规则中定义为 K28.5专用字符),其输出速率恒定为27MBps。
核心控制模块&&&&核心控制模块由FPGA控制电路和异步FIFO组成。主要完成对输入ASI信号的缓存和对PCI总线信号的控制的功能。其中最主要的部分是FPGA控制电路。基于整个系统的性能的考虑,选择Altera公司的EP1C12。这款芯片有12060个逻辑单元,52个RAM块等资源,完全可以支持本设计的要求。FPGA控制电路内部框图如图2所示,它是本设计的核心部分,对输入的ASI信号保留有效的DVB传输流,发送到FIFO输入端进行缓存。并将FIFO缓存后输出的数据用DMA传输方式通过PCI总线实现对PC内存的存取,同时利用FIFO的标志信号控制DMA传输过程。下面对FPGA控制电路的各模块进行介绍。
&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&& 图2 FPGA控制电路内部框图PCI_MT32功能模块&&&&
本文在选择PCI接口芯片时,选择了Alter
a公司的PCI 编译器软件包,它可以参数化地生成用于PCI接口的IP核----MegaCore。这个可编译和综合的MegaCore有以下4种宏功能模块:PCI_MT64、PCI_MT32、PCI_T64和PCI_T32。它们都可以完成总线协议的转换,将复杂的、电气和时序要求高的PCI总线逻辑转换为易于操作的本地接口逻辑,遵循PCI总线协议2.2版,经过严格的工业级验证并支持多款优化FPGA。其中,PCI_MT32是支持33/66MHz工作频率、32位PCI总线、支持主/从模式的PCI IP功能模块。考虑到市场的需求,通常的PC主板都支持32位PCI,且在主模式下DMA控制器才能工作,因此选择了PCI_MT32。 本地信号都以l (local)开头,其中以lt_开头的是从控信号,以lm_开头的是主控信号。要使用PCI_MT32功能模块就要了解其配置寄存器,配置寄存器中的基址寄存器最为重要,PCI_MT32共提供了6个基址寄存器,可以映射6个存储器或I/O 空间。在操作系统启动前后,基址寄存器分别起到两个作用。在操作系统启动前,基址寄存器存放定义的空间长度。以使加电软件以确定在系统中有多少存储器以及系统中的 I/O 控制器要求多少地址空间,然后才可以把 I/O 控制器映射到合理的地址空间并引导系统。在操作系统启动后,基址寄存器又要起到存放基地址的作用,通过对要存取的基址寄存器用配置写操作写入基地址,再通过基地址加偏移量就可以访问想要存取的空间。
主控逻辑模块&&&&当PCI_MT32作为PCI总线主设备进行主模式操作时,主控逻辑模块对PCI_MT32本地侧信号进行控制以执行PCI主模式写事务,将FIFO的数据传送给从设备。同时还为DMA引擎提供PCI总线所处的状态,如总线是否处于数据阶段,是否有从设备终止等。模块的主要设计思路:当PCI总线仲裁器允许PCI_MT32成为总线主设备时,PCI_MT32功能模块在本地侧输出lm_adr_ackn信号,表明地址阶段开始,此时主控逻辑模块应在l_adi线提供PCI地址,并在l_cbeni线提供PCI命令。在接下来的数据阶段,如果本地侧数据已准备好,就使lm_rdyn(本地侧主设备准备好)信号有效,并在l_adi线提供数据,在l_cbeni线提供字节使能。如果从设备被选中且准备好,数据传输就开始了。最后,通过通知PCI总线当前周期是本地侧最后的数据阶段,在完成这次数据传输后就进入总线空闲状态,PCI_MT32不再是总线主设备,一次数据传输也就结束了。从控逻辑模块&&&&当PCI_MT32作为PCI总线从设备进行目标事务操作时,从控逻辑模块对PCI_MT32本地侧信号进行控制。PC通过读本地侧相应寄存器,了解当前状态,通过对相应DMA寄存器的写操作,来启动DMA引擎。由于对寄存器的读写只用到目标单周期事务,且大部分信号由主机控制,从控逻辑相对简单。主要是保证在要存取的目标地址命中,且frame信号有效时,trdyn(从设备准备好)信号有效。
DMA引擎模块&&&&DMA引擎模块由DMA寄存器、DMA状态机等模块构成,当PCIMT32作为PCI总线主设备进行主模式写操作时,它与主控逻辑模块共同将FIFO缓存输出的数据通过DMA操作发送到PCI_MT32本地信号侧。 其中,DMA寄存器的地址直接映射到PCI的地址空间,其基地址由PCI_MT32中的配置寄存器Bar0决定。主机通过访问这些寄存器来控制DMA操作。寄存器包括控制状态寄存器、PCI地址寄存器和中断状态寄存器。DMA状态机模块流程如图3所示。
&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&图3& DMA状态机流程图以下对DMA状态机进行简要描述:状态机无数据传输时默认停留在空闲状态。当PC写控制状态寄存器中的启动位,就启动状态机,进入装载寄存器状态。自动装载PCI地址寄存器后进入等待请求状态。如果FIFO中的数据已经半满,进入请求状态申请占用PCI总线,接着进入等待允许状态,等待PCI设备获得总线的控制权。当PCI设备成为总线主设备,就进入准备状态。判断PCI总线的地址阶段结束将要进入数据阶段,则进入传输状态,进行数据传输。此时,如果从设备提出终止,则返回寄存器有效状态,根据情况重新申请总线的控制权;如果本次DMA数据传输结束或出现PCI异常中断、PCI系统错误、PCI奇偶校验错误、FIFO满等错误时,则分别进入结束状态或错误状态,写中断状态寄存器的相应位,同时发出中断信号。PC收到中断后,读中断状态寄存器确定中断类型,以进行下一步操作。最后返回空闲状态,并清除中断。
&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&& 图4 PCI DMA传输仿真波形图
FIFO逻辑控制模块&&&&FIFO逻辑控制模块根据CY7B933输出的状态信号,删除同步字K28.5,只将有效的数据读入,并将数据送入异步FIFO缓存。当FIFO空、半满、满时,对相应寄存器进行操作或通知DMA引擎模块,以防止数据的溢出或空读。
异步FIFO在核心控制模块中,主要起到两个作用。一是数据缓存,在系统进行DMA操作,将数据从ASI接口写入PC内存时,DVB-ASI数据仍在源源不断地输入系统,FIFO可以将这些数据缓存,以防止数据丢失。二是时钟隔离作用,输入的ASI信号时钟是27MHz,而PCI时钟达到33MHz,这就要求对两个频率不同的时钟进行同步,异步FIFO的数据输入和输出分别使用不同的时钟,从而实现时钟的隔离和无缝拼接。由于本设计对FIFO容量的要求较大,因此不采用Megafunction技术构造,而使用专门的高速FIFO芯片。设计结果在Quartus-II中进行了vhdl源程序仿真。图4是用DMA方式进行PCI传输结果的仿真波形图。其中ASI_D为模拟输入的8位ASI码流,在对相应的DMA寄存器进行操作后,启动DMA引擎,图中①处PCI_MT32通过拉低reqn信号发出总线占用请求信号,②处PCI总线仲裁器通过拉低gntn信号允许PCI_MT32成为主设备。③处进入地址阶段,PCI_MT32在ad线上提供地址,在cben线上提供总线命令。在接下来的多个数据阶段(图中④处),PCI_MT32在ad线和cben线上分别提供ASI_D输入的数据和字节使能,由于输入ASI信号是8位,而ad线为32位,因此利用ad信号的低8位来传输数据,可见,输出数据与ASI_D输入的数据相同。由于DMA传输长度的关系,本图最后通过模拟从设备断开(图中⑤处),终止了这次传输。由于DMA传输没有结束,在终止后,DMA状态机根据判断状态,还会自动继续传输。从图中可以看出,framen、irdyn、trdyn、devseln等接口控制信号完全符合PCI时序的要求。实现了将ASI信号通过PCI总线与PC进行实时数据传输的目的。图中32位ad信号的高位没有得到
充分利用,如果需要,可以很方便地利用它们将电路升级为两路或4路的多路DVB-ASI码流接收卡。如果使用支持64位PCI总线的PCI_MT64功能模块,则最多可以实现8路ASI信号的接收。
结语&本系统采用FPGA加PCI IP核的模式实现对高速、大容量DVB传输流的实时传输,实现了系统设计的目标。选择PCI总线可以保证在足够的带宽下进行数据传输。FPGA的应用易于在线升级电路,扩充平台的功能。IP核的使用使硬件电路更为简洁、可靠。经过验证,本文设计的系统可以很好地实现DVB-ASI信号的接收功能,同时,也可以作为其它DVB-ASI应用的基础平台,有着良好的应用前景。
分享给小伙伴们:
我来说两句……
微信公众号二
微信公众号一基于ZigBee技术的室内定位系统研究与实现_图文_百度文库
您的浏览器Javascript被禁用,需开启后体验完整功能,
享专业文档下载特权
&赠共享文档下载特权
&10W篇文档免费专享
&每天抽奖多种福利
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
基于ZigBee技术的室内定位系统研究与实现
&&基于ZigBee技术的室内定位系统研究与实现
阅读已结束,下载本文需要
想免费下载本文?
定制HR最喜欢的简历
下载文档到电脑,同时保存到云知识,更方便管理
加入VIP
还剩75页未读,
定制HR最喜欢的简历
你可能喜欢

我要回帖

更多关于 zigbee模块 的文章

 

随机推荐