数字电路计数器 芯片分析

第七章 常用中规模时序逻辑电路 7.1 计数器 7.2 寄存器和移位寄存器 7.3 脉冲序列信号发生器 第七章 常用中规模时序逻辑电路 1 计数器的概述 1 计数器概念-模的概念 2 计数器分类 2 异步计数器 3 同步计数器 二 异步计数器 1 异步二进制计数器(实验十三、十四) 1.异步二进制加计数器 2.异步二进制减计数器 *3.异步二进制可逆计数器 2 中规模异步计数器 1.电路符号和引脚含义 2.逻辑功能 3.应用 (1) 异步二进制计数器 1.异步二进制加计数器 2.异步二进制减计数器 *3.异步二进制可逆计数器 (2) 中规模异步计数器 二-五-十进制异步计数器(7490) 1.电路符号与引脚符号 14个引脚的集成芯片 6个输入端,4个输出端 QAQBQCQD为数据输出端 S91和S92 为直接置位端 R01和R02为直接复位端 CPA和CPB分别为脉冲输入端 电源VCC(5脚) 地GND(10脚) 逻辑功能 直接复位 置9 计数 2.应用 1)构成二进制和五进制计数器 i)一位二进制计数器 ii)一位五进制计数器 2)构成十进制计数器 8421码 5421码 2)构成十进制计数器 8421码 5421码 3)构成九进制计数器(采用反馈复位法) 常见中规模异步计数器: 1、十进制(BCD)异步计数器 7490 74490 2、二进制异步计数器 74393 3、可预置数的十进制计数器 4、可预置数的二进制异步计数器 三、 同步计数器 1.同步二进制加计数器 2.同步二进制减计数器 *3.同步二进制可逆计数器 分别用J-K 触发器和D触发器设计一个三位二进制加计数器。 推广到n位二进制计数器 1.电路符号和引脚含义 16个引脚的集成芯片 9个输入端,5个输出端 QAQBQCQD为数据输出端 CP为脉冲输入端 T和P为使能输入端 电源VCC(16脚) 地GND(8脚) OC/RCO为溢出进位输出端 Cr /Rd为异步清零端 LD为同步预置端 2.逻辑功能 异步清零 同步预置 保持 计数 当同步计数器加到“1111”时,OC=T?QA?QB?QC?QD=1 74161工作原理波

我想用数字电路制作一个可以设定上限的加减计数器,电路图中要用到74LS192芯片,请哪位牛人能发一个详细电路图到我的邮箱star@
要有两个触发脉冲器,一个加触发脉冲,一个减触发脉冲。功能能实现,可设定上下限。下限是0,到达下限是自动关闭减触发脉冲器,上线设定100以内,到达上限是关闭加触脉冲发器

可选中1个或多个下面的关键词,搜索相关资料。也可直接点“搜索资料”搜索整个问题。

----要用两块带并行输入的BCD码计数器74LS192芯片,一块8位数比较器74LS682,两块BCD七段译码器,两个数码管,一块与非门74LS00,两个开关,一个置数,另一个加或减计数切换.四个BCD码拨码开关,脉冲发生电路用555做做,另外还需要一些电阻电容等元件.

----思路是这样的,用555做时钟信号发生器,通过选择开关(加或减计数)把CP脉冲加到计数器,计数器置数时,先将置数开关合上,再通过BCD拨码开关置数,置数完成后将置数开关复位.计数器的输出要通过七段译码器送到数码管显示,这样你可以看到现在的计数状态,同时还要将计数器的输出信号送到比较器与所设的上限数值进行比较,将比较的结果再通过继电器输出,同时还将结果送到脉冲信号发生器,可控制计数脉冲的启停.最大设定值是99,最小0.

----你可以先自己查下芯片资料,然后设计一下试试,到时候再交流一下,我把图纸传给你.你最好动手做一下,这样能提高你的动手能力.

专业文档是百度文库认证用户/机构上传的专业性文档,文库VIP用户或购买专业文档下载特权礼包的其他会员用户可用专业文档下载特权免费下载专业文档。只要带有以下“专业文档”标识的文档便是该类文档。

VIP免费文档是特定的一类共享文档,会员用户可以免费随意获取,非会员用户需要消耗下载券/积分获取。只要带有以下“VIP免费文档”标识的文档便是该类文档。

VIP专享8折文档是特定的一类付费文档,会员用户可以通过设定价的8折获取,非会员用户需要原价获取。只要带有以下“VIP专享8折优惠”标识的文档便是该类文档。

付费文档是百度文库认证用户/机构上传的专业性文档,需要文库用户支付人民币获取,具体价格由上传人自由设定。只要带有以下“付费文档”标识的文档便是该类文档。

共享文档是百度文库用户免费上传的可与其他用户免费共享的文档,具体共享方式由上传人自由设定。只要带有以下“共享文档”标识的文档便是该类文档。

我要回帖

更多关于 数字电路计数器 的文章

 

随机推荐