74LS160异步级联和堆叠的定义及区别74LS161异步级联的区别

·用于快速计数的内部超前进位

·用于n 位级联的进位输出

74ls160是十进制计数器也就是说它只能记十个数从(0-9)到9之后再来时钟就回到0,首先是clk这是时钟。之后是rco这是输絀,MR是复位低电频有效(图上接线前面花圈的都是低电平有效)load是置数信号当他为低电平时,在始终作用下读入D0到D3为了使161正常工作ENP和ENT接1另外D0到D3是置数端Q0到Q3是输出端。

这种同步可预置十进计数器是由四个D型触发器和若干个门电路构成内部有超前进位,具有计数、置数、禁止、直接(异步)清零等功能对所有触发器同时加上时钟,使得当计数使能输入和内部门发出指令时输出变化彼此协调一致而实现同步工作这种工作方式消除了非同步(脉冲时钟)计数器中常有的输出计数尖峰。缓冲时钟输入将在时钟输入上升沿触发四个触发器

这種计数器是可全编程的,即输出可预置到任何电平当预置是同步时,在置数输入上将建立一低电平禁止计数,并在下一个时钟之后不管使能输入是何电平输出都与建立数据一致。清除是异步的(直接清零)不管时钟输入、置数输入、使能输入为何电平,清除输入端嘚低电平把所有四个触发器的输出直接置为低电平

超前进位电路无须另加门,即可级联出n位同步应用的计数器它是借助于两个计数使能输入和一个动态进位输出来实现的。两个计数使能输入(ENP和ENT)计数时必须是高电平且输入ENT必须正反馈,以便使能动态进位输出因而被使能的动态进位输出将产生一个高电平输出脉冲,其宽度近似等于QA输出高电平此高电平溢出进位脉冲可用来使能其后的各个串联级。使能ENP和ENT输入的跳变不受时钟输入的影响

电路有全独立的时钟电路。改变工作模式的控制输入(使能ENP、ENT或清零)纵使发生变化直到时钟發生为止,都没有什么影响计数器的功能(不管使能、不使能、置数或计数)完全由稳态建立时间和保持时间所要求的条件来决定。

74LS161是4位二进制同步计数器该计数器能同步并行预置数据,具有清零置数计数和保持功能,具有进位输出端可以串接计数器使用。

74LS161的引脚排列和逻辑功能如图1所示各引出端的逻辑功能如下。1脚为清零端/RD低电平有效。2脚为时钟脉冲输入端CP上升沿有效(CP↑)。3~6脚为数据输叺端A0~A3可预置任意四位二进制数。7脚和10脚分别为计数控制端EP和ET当其中有一脚为低电平时计数器保持状态不变,当均为高电平时为计数状態9脚为同步并行置数控制端/LD,低电平有效11~14脚为数据输出端QQ30~。15脚为进位输出端RCO高电平有效。74LS161可编程度数器的真值表如下

表 74LS161可编程度數器的真值表

74ls161为四位二进制,74ls160 为2-10进制;且都为同步可预置计数器

74ls161 是4位二进制同步计数器(直接清除),74ls160 是4位十进制同步计数器(直接清除)

我要回帖

更多关于 级联和堆叠的定义及区别 的文章

 

随机推荐