求教T′ 实现教育现代化Qn+1=Qn非 那么功能表是什么

《数字电路问答,概念,定义》 www.wenku1.com
数字电路问答,概念,定义日期:
网络教材——《数字电子技术》-触发器Frequently Asked Question(FAQ)1. 什么是清零、预置?解:清零是将各数据输出端的状态全为0;预置是使数据输出端输出预定的状态。2. 什么是触发器?解:触发器是能够存储1位二进制码的逻辑电路,它有两个互补输出端,其输出状态不仅与输入有关,而且还与原先的输出状态有关。是构成时序逻辑电路的基本部件。3. 触发器有哪些特点?解:触发器的特点如下:1) 它有两个稳定的状态:0状态和1状态;在不同的输入情况下,它可以被置成0状态或1状态;当输入信号消失后,所置成的状态能够保持不变。按电路结构触发器可分为哪几类?解:触发器的电路结构分为基本RS 触发器、同步触发器,主从触发器和边沿触发器。5. 如果基本RS 触发器由两个与非门组成,R、S输入端加上什么电平时触发器出现不定状态?解:当R、S均为低电平时出现不定状态。 6. 基本RS 触发器的不同名称?解:基本RS 触发器可称为电平控制触发器、置O 置1触发器、置位复位触发器。7. 说明基本RS 触发器在置“1”或置“0”脉冲消失后,为什么触发器的状态保持不变。解:基本RS触发器电路如图所示。 门G1和门G2首尾相接,构成了正反馈。若门G1导通时门G2则截止,形成一个稳定状态;反之门G1截止时门G2则导通,形成另一个稳定状态。二者必居其一。在置“1”或置“0”脉中作用下破坏了原来稳定状态,发生了翻转而进入另一稳定状态,此时触发信号即失去作用,依靠正反馈使该状态得以保持。氢置“1”或置“0”脉冲消失后,触发器状态保持不变,这便是触发器的记忆功能。8. 基本RS 的特点有哪些?解:基本RS 的特点有1) 触发器的次态不仅与输入信号状态有关,而且与触发器的现态有关。2) 电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变。3) 在外加触发信号有效时,电路可以触发翻转,实现置0或置1。在稳定状态下两个输出端的状态和必须是互补关系,即有约束条件。按触发器的功能定义,什么为RS 触发器?解:在数字电路中,凡根据输入信号R 、S 情况的不同,具有置0、置1和保持功能的电路,都称为RS 触发器。按结构有基本RS 触发器、同步RS 触发器、主从RS 触发器和边沿RS 触发器等。10. 为什么RS 触发器具有约束条件?解:当RS 均为有效电平时,与非门的输出端Q 和Q 全为1,在两个输入信号都同时撤去后,触发器的状态将不能确定是1还是0,因此称这种情况为不定状态,应当避免。故在外加输入信号RS 时一定注意其约束条件。11. 列出下图所示同步RS触发器的功能表,并写出其特性方程。 解:同步RS触发器的功能表如下:?Q n +1=S +Q n特性方程为: CP=1期间有效在同步RS 触发器的电路中,D ?RS 0 (约束方程)=?和D 两个输入端起什么作用?解:D 和D 称为直接置“1”和置“0”输入端,当任一个(只能一个)输入为低电平时触发器便强迫置“1”或置“0”,此时不论外加输入信号R、S(包括CP 端)是何种状态,都不会影响输出的状态。13. 什么是直接预置和直接清零?解:预置和清零与CP 无关,这种方式称为直接预置和直接清零。14. 预置端和清零端的作用?解:预置端加低电平,清零端加高电平时,触发器置1,反之触发器置0,正常工作时,预置端和清零端必须都加高电平。15. 同步触发器的特点是什么?解:触发器状态改变被控制在一个时间段里。CP=1(或0)期间,触发器按照相应的逻辑功能和输入信号进行状态翻转,CP=0(或1)期间,保持状态不变。属于脉冲(控制)触发。逻辑功能:RS触发器、JK触发器、D触发器。其逻辑符号如下: 16. 什么是主从触发器?解:主从触发器由两级同步触发器构成,其中一级接收输入信号,其状态直接由输入信号决定,称为主触发器。还有一级的输入与主触发器的输出连接,其状态由主触发器的状态决定,称为从触发器。主从RS 触发器的电路结构如下图所示: 17. 主从触发器的特点?解:主从触发器的特点如下:(1) 由两个同步RS 触发器即主触发器和从触发器组成,它们受互补时钟脉冲控制。(2) 触发器的状态的改变在时钟脉冲的跳变沿触发翻转。(3) 对于负跳沿触发的触发器,输入信号必须在CP 正跳沿前加入,而CP 正跳沿后的高电平要有一定的延迟时间。18. 画出主从RS 触发器的逻辑符号及说明表示的含义?解:符号及含义如下: 19. 主从JK 触发器的特点?解:主从JK 触发器的特点如下:① 主从JK 触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有CP =1期间接收输入信号,CP 下降沿到来时触发翻转的特点。② 输入信号J、K之间没有约束。存在一次变化问题。主从JK 触发器出现一次变化现象的两种情况?解:主从JK 触发器出现一次变化现象的两种情况如下:(1) 触发器状态为1,CP=1期间信号K 由0变1;(2) 触发器状态为0,CP=1期间信号J 由0变1。21. 为避免一次变化现象,主JK 触发器对输入信号有何要求?解:以负跳沿触发为例,J、K信号在CP 上升沿前加入,CP=1期间保持不变,CP下降沿时触发器状态改变。这也是主从触发器的脉冲工作特性。22. 什么是触发器的脉冲工作特性?解:触发器对时钟脉冲、输入信号之间的时间关系的要求称为触发器的脉冲工作特性。23. 什么是最高时钟频率f max ?解:fmax 就是触发器在计数状态下能正常工作的最高工作频率,是表明触发器工作速度的一个指标。24. 什么是维持时间?解:JK主从触发器存在一次变化现象,因此J、K信号必须在CP 正跳沿前加入,并且不允许在CP=1期间发生变化,为了工作可靠,CP=1的状态必须保持一段时间,即维持时间。25. 主从触发器的特点?解:触发器状态改变被控制在某一时刻。CP=1(或0)期间,触发器接收信号,CP 下降沿时刻触发器按照相应的逻辑功能和输入信号进行状态翻转,CP=0(或1)期间,保持状态不变。逻辑功能:RS触发器、JK触发器、D触发器。按功能说明什么为JK 触发器?解:在数字电路中,凡在CP 时钟脉冲控制下,根据输入信号J、K情况的不同,具有置0、置1、保持和翻转功能的电路,都称为JK 触发器。27. 将JK 触发器的J 和K 端悬空(也称T′触发器),试分析其逻辑功能。解:触发器是由“与”非门组成,当输入端J 和K 悬空时,相当于J=K=1,所以是一只计数触发器,可在CP 脉冲作用下连续翻转而计数。28. 什么是计数?解:所谓计数就是触发器状态翻转的次数与CP 脉冲输入的个数相等,以翻转的次数记录CP 的个数。29. 什么是边沿触发器?解:边沿触发器是在时钟信号CP 上升沿或下降沿到来瞬间,触发器才根据输入触发信号改变输出状态,而在时钟信号CP 的其他时刻,触发器将保持输出状态不变。30. 上升沿触发的边沿触发器在CP=0,CP=1时,保持状态是否相同?解:不同。CP=0时,触发器保持触发前的状态。而CP=1时,保持触发后的状态。31. 边沿JK 触发器有哪些特点?解:边沿JK 触发器特点为:(1)边沿触发,无一次变化问题。(2)功能齐全,使用方便灵活。(3)抗干扰能力极强,工作速度很高。32. 用边沿JK 触发器组成一个四分频电路?解:其电路如下图所示: 33. 归纳基本RS 触发器、同步触发器、主从触发器和边沿触发器触发翻转的特点?解:(1)基本RS 触发器:在输入信号S 和R 全部作用时间内,都能直接改变输邮端Q 和Q 的状态。(2)同步RS 触发器:在CP=1的全部时间内,S和R 的变化都将引起触发器状态的相应改变。(3)主从触发器:触发器的翻转分两步动作,第一步,在CP=1(或CP=0)期间主触发器接收输入端的信号被置成相应的状态,从触发器不动;第二步,CP 下降沿(或上升沿)到来时从触发器按照主触发器的状态翻转。因为主触发器本身是一个同步RS 触发器,所以在CP=1的全部时间里输入信号都将对主触发器起控制作用。(4)边沿触发器:触发器的状态仅取决于CP 信号的上升沿或下降沿到达时输入端的逻辑状态,而在这以前或以后,输入信号的变化对触发器的状态没有影响。34. 解释边沿触发器的工作速度高于主从触发器的原因?解:触发器的工作速度是指从输入信号加入的时刻到触发器输出端翻转所需的时间。边沿触发器是在CP 正(或负)跳沿前接受输入信号,正(或负)跳沿时触发翻1转,工作速度不到半个时钟周期,即工作速度<2CP 周期,CP跳变前瞬间输入信号,CP 跳变后触发翻转。对主从触发器,输入信号在CP 正跳沿前加入,CP正跳沿后的高电平要有一定的延迟时间,以确保主触发器达到新的稳定状态,CP负跳沿使触发器翻1转,所以,工作速度>2CP 周期,CP要经历两次跳变,CP正跳前输入信号,CP负跳后触发翻转。35. 什么是T 触发器?解:根据输入信号T 的情况不同,凡是具有保持和计数功能的电路都叫T 型触发器。36. 写出RS 触发器、JK触发器、T触发器和D 触发器的特性方程?n +1n Q S +R Q 解:RS触发器:n 且SR =0 n +1n Q =J Q +K Q JK 触发器:n +1n n Q =T Q +K Q T 触发器:n +1Q =D D 触发器:37. 双稳态触发器的主要特点?解:(1)具有“0”态和“1”态两个稳定状态。(2)在外部信号作用下能实现状态转换,即翻转。(3)外部信号消失时具有记忆功能。(4)三种输入控制信号。38. 列举集成触发器的输入控制信号?解:集成触发器的输入控制信号有: (1)置位,复位信号S D , R D 。(2)时钟脉冲信号CP。(3)外部激励信号。39. 列举触发器逻辑功能的表示方法?解:触发器逻辑功能的表示方法如下:(1)状态表或功能表;(2)状态方程;(3)状态转换图;(4)波形图即时序图。40. 什么是触发器的空翻?解:在计数式RS 触发器中,当CP 脉冲高电平期间触发器翻转后的新状态,被反馈到输入端,在CP 脉冲宽度大于触发器翻转时间,那么触发器将再次翻转,这就是说一个脉冲使触发器翻转了多次,称为空翻。41. 什么是空翻和振荡?它们对触发器有何影响?解:空翻即在一个时钟周期内,由于输入激励信号的变化,使触发器产生多次翻转。振荡即在CP 有效期间内,由于反馈线的存在,使触发器的状态不停地转换,它们的存在使得触发器难于正常工作。正常工作时要求每来一个CP 信号,触发器只能翻转一次。为此,实用触发器必须克服空翻与振荡。42. 如何解决空翻与振荡?解:将CP 脉冲电平触发改为边沿触发(即仅在CP 脉冲的上升沿或下降沿触发器按其功能翻转,其余时刻均处于保持状态)。43. 维持阻塞触发器如何克服空翻和振荡?解:维持阻塞触发器是利用触发器翻转时内部产生的反馈信号使触发器翻转后的状态Qn+1得以维持、并且阻止其向下一个状态转换而实现克服空翻和振荡。44. 集成触发器常采用的电路结构?解:集成触发器常采用的电路结构有:(1) 维持阻塞触发器;(2) 边沿触发器;(3) 主从触发器。45. 列举双稳态触发器的不同分类方法?解:不同分类标准有不同形式:(1) 按功能分为RS、JK、D、T和T′型触发器;(2) 按结构分为基本、同步、主从、维持阻塞和边沿型触发器;(3) 按触发工作方式分为上升沿、下降沿触发器和高电平、低电平触发器。46. 什么是触发器的现态和次态?解:触发器有两个稳定状态。Q为现态,即触发信号输入前的状态;Q即触发信号输入后的状态。47. 列出用来描述触发器的功能的方式有哪些?解:描述触发器的功能的方式有:(1)状态(真值)表;(2)特性方程;(3)状态转换图;(4)驱动表;(5)波形(时序)图。48. 状态(真值)表的表示方法?解:表明触发器下一个输出状态(次态Q n+1)与输入信号及现在输出状态(现态Q n )关系的表格。例如同步RS触发器的状态表如下: n n+1为次态, 49. 特性方程的定义?解:由状态真值表写出的表明次态(Qn+1)与输入信号及现态(Qn )关系的逻辑?Q n +1=S +Q nCP=1期间函数表达式。例如同步RS 触发器的特性方程如下:??RS =0 (约束方程)有效状态转换图的表示方法?解:两个圆圈内标以1和0,表示触发器的两个状态,带箭头的弧线表示状态转换的方向,箭头指向触发器次态,箭尾为现态,弧线旁边标出状态转换的条件。例如T触发器的状态转换图如下: 51. 写出JK 触发器的状态转换图和驱动表。解:JK触发器的状态转换图和驱动表如下: 52. TTL 集成主从RS 触发器74L71的3个S 端、3个R 端及多余端如何处理?解:3个S 端和R 端分别为与逻辑关系,即1R=R1·R2·R3,1S= S1·S2·S3,多余输入端应接至高电平。53. 触发器之间相互转换的方法?解:利用已有触发器和待求触发器的特性方程相等的原则,求出转换逻辑。54. 触发器之间相互转换的步骤?解:触发器之间相互转换的步骤如下:(1) 写出两个触发器的特性方程。(2) 变换待求触发器的特性方程,使之形式与已有触发器的特性方程一致。(3) 比较,根据相等原则求转换逻辑。(4) 画电路图。55. 怎样利用JK 触发器组成RS 触发器?解:把RS 触发器的特性方程变换成与JK 触发器的特性方程一致的形式,有 Q n +1=S +n =S (n +Q n ) +Q n =S n +SQ n +n=S n +n +SQ n (+R ) =S n +n +n +RSQ n=S n +n因此,J与S 相连,K与R相连,便得如下图示: 56. 将JK 触发器转换为D 触发器?n +1n n Q =J Q +K Q ; 解:JK触发器的特性方程为:n +1n n n n Q =D =D (Q +Q ) =D Q +DQ D 触发器的特性方程为: 比较可得,令J =D ,K =D 即可。 57. 将JK 触发器转换为T 触发器?n +1n n Q =J Q +K Q ; 解:JK触发器的特性方程为:T 触发器的特性方程为: Q =T Q +T Q 。 比较可得,令J=T,K=T即可。 n n n 58. 将JK 触发器转换为T′触发器?n +1n n Q =J Q +K Q ; 解:JK触发器的特性方程为:n +1n n n Q =Q =1?Q +T ?Q T′触发器的特性方程为:。比较可得,令J=1,K=1即可。 59. 将D 触发器转换为JK 触发器?n +1Q =D ; 解:D触发器的特性方程为:n +1n n Q =J Q +K Q JK 触发器的特性方程为:。 n n D =J Q +K Q 比较可得,令即可。 60. 将D 触发器转换为T 触发器?n +1Q =D ; 解:D触发器的特性方程为:n +1n n Q =T Q +T Q 。 T 触发器的特性方程为:n D =T ⊕Q 即可。 比较可得,令 61. 将D 触发器转换为T′触发器?n +1Q =D ; 解:D触发器的特性方程为:n +1n Q =Q 。 T′触发器的特性方程为:n D =Q 比较可得,令即可。 62. 列举集成触发器的主要参数?解:直流参数:(1) 电源电流I CC ,(2) 低电平输入电流I IC ,(3) 高电平输入电流I IH ,(4) 输出高电V OH 和输出低电平V OL 。63. 什么是低电平输入电流I IC ?解:某输入端接地,其他各输入、输出端悬空时,从该输入端流向地的电流为低电平输入电流,它表明对驱动电路输出为低电平时的加载情况。64. 什么是高电平输入电流?解:将各输入端分别接V CC 时,测量的电流就是其高电平输入电流,它表明对驱动电路输出为高电平时的加载情况。65. 什么是输出高电平V OH 和输出低电平V OL ?输出低电平时的对地电压值为V OL 。 解:Q 或Q 端输出高电平时的对地电压值为V OH ,66. 什么是时钟信号的延迟时间(tcpLH 和t cpHL )解:从时钟脉冲的触发沿到触发器输出端由0态变到1态的延迟时间为t cpLH ;从时钟脉冲的触发沿到触发器输出端由1态变到0态的延迟时间为t cpHL 。67. 什么是对直接置0或置1端的延迟时间(tRLH 、tRHL 或t SLH 、tSHL )?解:从置0脉冲触发沿到输出端由0变为1为t RLH ,到输出端由1变为0为t RHL ;从置1脉冲触发沿到输出端由0变1为t SLH ,到输出端由1变0为t SHL 。本文由(www.wenku1.com)首发,转载请保留网址和出处!
免费下载文档:找出下图能实现Qn=Q非的电路_百度知道
找出下图能实现Qn=Q非的电路
我有更好的答案
A),D触发器,Qn=D=Q非;B),JK触发器,j=Q非,k=Q,那么 Qn = j*Q非 + k非*Q = Q非*Q非 + Q非*Q = Q非;C),不能实现;D),如果 A=1,那么 Qn = j*Q非 + k非*Q = Q非;
采纳率:73%
来自团队:
考试,还可以带手机?
为您推荐:
其他类似问题
&#xe675;换一换
回答问题,赢新手礼包&#xe6b9;
个人、企业类
违法有害信息,请在下方选择后提交
色情、暴力
我们会通过消息、邮箱等方式尽快将举报结果通知您。D触发器的Qn+1=?_百度知道
D触发器的Qn+1=?
我有更好的答案
D触发器的 Q(n+1) = D(n)D触发器是边缘触发器,时钟前沿有效,输出等于时钟有效时刻之前的输入信号。
采纳率:85%
来自团队:
为您推荐:
其他类似问题
&#xe675;换一换
回答问题,赢新手礼包&#xe6b9;
个人、企业类
违法有害信息,请在下方选择后提交
色情、暴力
我们会通过消息、邮箱等方式尽快将举报结果通知您。(window.slotbydup=window.slotbydup || []).push({
id: '2014386',
container: s,
size: '234,60',
display: 'inlay-fix'
&&|&&0次下载&&|&&总11页&&|
您的计算机尚未安装Flash,点击安装&
阅读已结束,如需下载到电脑,请使用积分()
下载:8积分
0人评价4页
0人评价4页
0人评价48页
0人评价55页
0人评价9页
所需积分:(友情提示:大部分文档均可免费预览!下载之前请务必先预览阅读,以免误下载造成积分浪费!)
(多个标签用逗号分隔)
文不对题,内容与标题介绍不符
广告内容或内容过于简单
文档乱码或无法正常显示
文档内容侵权
已存在相同文档
不属于经济管理类文档
源文档损坏或加密
若此文档涉嫌侵害了您的权利,请参照说明。
我要评价:
价格:8积分VIP价:t触发器的特性方程为_中华文本库
正确答案:C 5. 一个T触发器,在T=1时,来一个时钟脉冲后,则触发器( )。 ...格雷码具有任何相邻码只有一位码元不同的特性 。( ) A. 错误 B. 正确正确...
可分为 : RS 触发器第 四章触发器 D 触发器 JK 触发器 T 触发器 T ? ...触发器逻辑功能的描述方法 主要有特性表、特性方程、第四章触发器 驱动表 (又...
T和 触发器 4.4 T和T’触发器 1、T触发器的逻辑功能描述: 触发器的逻辑功能描述: T=1时,触发器可以对CP计数;T=0时,保持状态不变 时 触发器可以对 计数...
T触发器及不同类型触发器的相互转换 - T 触发器及不同类型触发器的相互转换 一、T 型触发器及其逻辑功能 T 型触发器的逻辑符号如图 Z1410 所示。其中 T 为...
D 触发器 D、Tˊ触发器 D、11 3、钟控 RS 触发器的特征方程是( D )。...按触发器触发方式的不同,双稳态触发器可分为( C ) A、高电平触发和低电平...
§8 JK 触发器、D 触发器和 T 触发器一、JK 触发器 JK 触发器的符号如图...2) 特征方程:Qn+1=D 例题:下降沿触发的 D 触发器,初态为 0 态。根据...
T′触发器的状态转换表 特性方程为 现代电子技术实验 (2) JK触发器的计数形式 令JK触发器的J= K =1,就可以构成T′触发器。构 成一位二进制计数器(二分频...
T触发器与T&#39;触发器(1) - T触发器与T’触发器 VHDL实验之 实验环境:Windows XP 仿真软件:Quartus II v5.0 设计方法:行为描述法 T触发器功能概述 ...
10 基本R-S触发器的特性方程为: Q(n+1)=S+RQ 其约束条件为: R+S=1 ...00, 10 3.2.4 电平触发式T触发器 电平触发式T触发器实际上是J-K触发器 ...
T ? Qn 转换电路逻辑表达式为: n?1 n Q ? Q T′触发器特征方程: D Q 所以只要令D触发器的输入D = / Q 即可得到用D触发器实现T′触发器逻辑 功能。...

我要回帖

更多关于 教学目标实现 的文章

 

随机推荐